
총 92개
-
[기초전자실험 with pspice] 08 테브난의 정리 결과보고서 <작성자 학점 A+>2025.04.281. 테브난의 정리 이번 실험에서는 테브난의 정리를 확인하기 위해 기본 회로와 테브난 등가회로를 구성하고 측정한 결과를 비교하였다. 기본 회로에서 부하저항에 걸린 전압과 테브난 등가회로의 전압이 거의 비슷하였고, 부하저항에 흐르는 전류도 약간의 오차가 있지만 매우 유사하였다. 따라서 테브난의 정리를 신뢰성 있게 확인할 수 있었다. 이번 실험을 통해 브레드보드를 이용한 회로 구성과 측정 방법에 대한 자신감도 얻게 되었다. 1. 테브난의 정리 테브난의 정리는 수학 분야에서 매우 중요한 정리입니다. 이 정리는 복소수 평면에서 해석 함수의...2025.04.28
-
[기초전자실험 with pspice] 13 커패시터 결과보고서 <작성자 학점 A+>2025.04.281. 커패시터 이번 실험에서 대부분의 실험 결과는 pspice 시뮬레이션과 유사하였다. 또한, 전압은 전류에 비례하여 바뀌므로 전압을 통해 전류의 변화를 알 수 있었다. 따라서 이번 실험을 통해 커패시터의 직렬 및 병렬연결 특성과 주파수 및 커패시터 용량에 따른 용량성 리액턴스의 변화를 신뢰성 있게 확인할 수 있었다. 다만, 전압을 구하며 함께 구했던 전류의 경우 시뮬레이션과 같이 증가하는 것이 아니라 계속 비슷한 값을 유지하였다. 이와 같거나 비슷한 실험을 한 경우의 결과를 찾아 보았는데 거기서도 전류는 증가 혹은 감소하는 추세가...2025.04.28
-
[예비보고서]중앙대학교 전자회로설계실습 Voltage Regulator 설계2025.05.101. 전자회로 설계 및 실습 이 보고서는 전자회로 설계 및 실습 과정에서 Voltage Regulator 설계에 대한 내용을 다루고 있습니다. 보고서에서는 5 K의 부하에 걸리는 직류전압의 최대치가 4.4 V이며, ripple이 0.9 V 이하가 되도록 교류입력전원의 크기를 결정하고 커패시터의 크기를 설계하는 과정을 설명하고 있습니다. 또한 PSPICE를 사용하여 회로를 구현하고 분석한 결과도 제시하고 있습니다. 1. 전자회로 설계 및 실습 전자회로 설계 및 실습은 전자공학 분야에서 매우 중요한 부분입니다. 전자회로 설계는 전자 기...2025.05.10
-
중앙대 전자회로설계실습 결과보고서12025.01.121. Op Amp를 이용한 Amplifier 설계 이번 설계실습에서는 Inverting Amp와 Non-Inverting Amp를 직접 설계하고, pspice로 예상한 이론값과 실습을 통해 측정한 값을 비교해 보았습니다. 실험을 통해 Inverting Amp의 gain을 10으로 설계하였고, 그에 따른 입력전압과 출력전압이 거의 일치하는 것을 확인할 수 있었습니다. 또한 주파수가 증가할수록 voltage gain이 감소하는 Low Pass Filter의 특성을 갖고 있음을 확인할 수 있었으며, 입력전압이 줄어들었을 때 출력 전압 역...2025.01.12
-
전자회로설계실습 1번 예비보고서2025.01.201. Op Amp를 이용한 다양한 Amplifier 설계 이 보고서는 출력저항이 큰 센서의 출력신호를 증폭하는 Inverting, Non-Inverting, Summing Amplifier를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 센서의 Thevenin 등가회로를 구하고, 이를 바탕으로 각 증폭기 회로를 설계하고 PSPICE 시뮬레이션을 수행하였습니다. 또한 실제 측정을 통해 증폭기의 특성을 분석하고 비교하였습니다. 1. Op Amp를 이용한 다양한 Amplifier 설계 Op Amp(Operational Ampli...2025.01.20
-
회로이론및실험1 16장 미분기와 적분기 회로 A+ 결과보고서2025.01.131. 적분기 실험 결과를 통해 커패시터가 충전과 방전을 반복한다는 것을 알 수 있다. 구형파를 입력 전압으로 주었으므로 구형파가 high일 때 충전이 되고, low일 때 방전이 된다는 사실을 알 수 있다. 시정수는 RC로 결정되므로, 커패시터의 값이 커질수록 시정수 또한 커진다는 사실 또한 확인할 수 있었다. PSPICE를 통해 전류를 측정했고 이를 통해 실험을 통해 나온 출력전압의 값이 전류의 적분형태라는 것을 확인할 수 있었다. 2. 미분기 실험 결과를 통해 구형파가 상승할 경우 인덕터에 순간적으로 많은 전하가 이동하게 되어 인...2025.01.13
-
전자회로실험 과탑 A+ 예비 보고서 (실험 1 pn 접합 다이오드 및 제너 다이오드)2025.01.291. PN 접합 다이오드 PN 접합 다이오드는 P형과 N형 반도체의 접합으로 형성되며, 전류를 한 방향으로만 흐르게 하는 역할을 한다. 순방향 전압이 가해지면 다이오드가 켜지며 저항이 작아지지만, 역방향 전압이 가해지면 꺼지면서 저항이 매우 커진다. 이 실험에서는 PN 접합 다이오드의 동작 특성을 이해하고, 전압과 전류의 특성을 확인하고자 한다. 2. 제너 다이오드 제너 다이오드는 PN 접합 다이오드와 달리 항복 영역을 활용하는 소자로, 양단 사이의 전압이 -V_ZK보다 작을 때 역방향으로 많은 전류가 흐르는 특성을 보인다. 이 실...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 8 공통 베이스 증폭기)2025.01.291. 공통 베이스 증폭기 공통 베이스 증폭기는 베이스를 공통 단자로 사용하는 트랜지스터 증폭기 회로로, 주로 고주파 증폭기로 사용된다. 이 회로에서 입력 신호는 이미터에 인가되며, 출력 신호는 컬렉터에서 얻어진다. 베이스는 고정된 전압을 유지하며 입력과 출력 사이에서 공통 노드로 동작한다. 공통 베이스 회로는 전압 증폭에는 유리하며, 입력 신호에 비해 출력 신호가 크게 증폭된다. 또한 입력 임피던스가 매우 낮고 출력 임피던스가 비교적 높다. 2. 공통 베이스 증폭기의 특성 공통 베이스 증폭기의 특성은 다음과 같다: 1) 전류 이득은...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 18 증폭기의 주파수 응답 특성)2025.01.291. 공통 소스 증폭기의 주파수 응답 특성 이 실험에서는 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭(bandwidth)의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악한다. 증폭기에 사용되는 트랜지스터 내부의 기생 커패시턴스로 인해 주파수에 따라 전압 이득 및 위상이 변하며, 대역폭은 증폭기의 전압 이득이 유지되는 주파수 범위를 나타낸다. 실험을 통해 이득 대역폭 곱의 관계를 이해하고자 한다. 2. 공통 소스 증폭기의 소신호 등가 모델 실험 회로를 소신호 등가 모델을 사용하여 표현하고, 입력단에서 바라본 입력 저항...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 24 연산 증폭기 응용 회로 2)2025.01.291. 적분기 회로 적분기 회로는 입력 저항 R과 피드백 커패시터 C로 이루어진 간단한 구성입니다. 입력 신호는 R을 통해 연산 증폭기의 반전 입력(-) 단자로 들어가고, 출력은 C를 통해 피드백됩니다. 입력 신호에 의해 전류가 흐르고, 이 전류는 커패시터에 전하를 축적합니다. 커패시터 전하가 시간에 따라 누적되면서 출력 전압이 변화하며, 출력 전압은 입력 전압의 적분값에 비례합니다. 적분기 회로는 입력 신호가 일정하면 출력이 선형적으로 증가하거나 감소하며, 저주파 신호에 민감하고 고주파 신호는 감쇠됩니다. 적분기 회로는 속도에서 위...2025.01.29