
총 92개
-
전자회로설계 및 실습2_설계 실습2. OP Amp의 특성측정 방법 및 Integrator 설계_예비보고서2025.01.221. Offset Voltage OP Amp의 offset 전압을 측정하는 방법에 대해 설명합니다. 이상적인 OP AMP에서는 두 입력단자를 접지하면 출력전압이 0V가 되지만, 실제 OP AMP에서는 내부에 offset voltage가 존재하여 출력전압이 0V가 아닙니다. 이 offset voltage를 측정하기 위해서는 이득이 100(V/V)와 1000(V/V)인 반전 증폭기를 설계하고, 두 입력단자를 접지한 상태에서 출력전압을 측정하여 계산하는 방법을 제시합니다. 또한 offset voltage를 최소화하는 방법으로 가변저항을 ...2025.01.22
-
전자회로실험 과탑 A+ 예비 보고서 (실험 13 공통 게이트 증폭기)2025.01.291. 공통 게이트 증폭기 공통 게이트 증폭기는 게이트 단자를 공통으로 하고, 입력 신호가 소스에, 출력 신호가 드레인에 걸리는 회로입니다. 이 회로는 주로 넓은 대역폭에서 동작하며, 전류 이득이 큰 것이 특징입니다. 입력 신호는 소스 단자에 인가되며, 드레인에서 출력 신호가 나타납니다. 게이트는 고정되어 있어, 입력 신호는 소스에서 드레인으로 흐르는 전류를 제어하게 됩니다. 입력 임피던스는 매우 낮고, 출력 임피던스는 상대적으로 높습니다. 전압 이득은 대략적으로 g_m * R_D로 나타낼 수 있으며, 공통 게이트 증폭기는 전류 이득...2025.01.29
-
전자공학실험 10장 MOSFET 바이어스 회로 A+ 결과보고서2025.01.151. MOSFET 바이어스 회로 MOSFET을 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가되어야 하며, 이 때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 MOSFET을 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서 공부하고, 실험을 통하여 확인하고자 한다. 2. 게이트 바이어스 회로 실험회로 1에서 VGG값이 4V, RD는 4kΩ으로 두고, 드레인 전압이 8V, 드레인 전류가 1mA가 되도록 RS, R1,...2025.01.15
-
pspice 비선형op앰프예비레포트2025.05.091. 비교기 비교기 OP앰프를 이용하여 비교기를 가장 간단히 구현하는 방법은 귀환이 없는 개방 루프로 구성하는 것이다. 회로전압 V_in이 V_REF 보다 클 때는 양이고 V_in이 V_REF 보다 작을 때는 음이다. 보통 OP앰프의 이득이 매우 크기 때문에 출력은 포화된다. 즉, V_in이 V_REF 보다 작은 어떠한 V_in값에 대해서도 전압은 음의 공급전압에서 포화된다. 따라서, 출력은 두 가지 가능한 값(음 또는 양) 중에서 하나만을 취하게 된다. 반대로 입력이 V_REF 주변에서 변화할 때, V_in의 V_REF 축을 넘어...2025.05.09
-
전기회로설계실습 결과보고서82025.05.151. 인덕터의 특성 이번 실습을 통해 인덕터의 특성을 이해하고 RL회로의 과도응답을 이해할 수 있었습니다. 사각파 형태로 전압이 입력될 때 인덕터를 포함한 회로의 전압이 exponential 형태로 증가하고 감소한다는 것을 확인했습니다. 또한 시정수의 5배 이상의 주기를 가져야 인덕터가 완전히 충전, 방전된다는 것을 알게 되었습니다. 2. RL 회로의 과도응답 이번 실습에서는 RL 회로의 과도응답을 실험적으로 확인할 수 있었습니다. 사각파 입력에 대한 저항과 인덕터의 전압 파형을 측정하여 이론적인 예상과 비교할 수 있었습니다. 주기...2025.05.15
-
[기초전자실험 with pspice] 01 저항 결과보고서 <작성자 학점 A+>2025.04.281. 저항 실험 실험에 사용한 장비 및 부품은 파워 서플라이, 멀티미터, 고정 저항 6개(1KΩ, 4.7KΩ, 15KΩ, 33KΩ, 100KΩ, 470KΩ), 가변 저항 1개(3KΩ)였다. 고정 저항의 저항값을 측정한 결과, 이론적인 1%의 오차 범위를 넘는 저항들이 있었다. 이는 저항 제조 과정에서 발생한 손상으로 인한 것으로 추정된다. 가변 저항 측정 실험에서도 오차가 발생했는데, 이는 멀티미터의 오차와 측정 시 손이 프로브에 닿은 것이 원인으로 보인다. 실험을 통해 저항의 컬러코드 읽는 법을 익힐 수 있었다. 1. 저항 실험 ...2025.04.28
-
전자공학실험 5장 BJT 바이어스 회로 A+ 결과보고서2025.01.151. BJT 바이어스 회로 BJT를 증폭기로 동작시키기 위해서는 적절한 DC바이어스가 인가되어야 하며, 이때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 BJT를 이용한 증폭기의 DC동작점을 잡아주기 위한 바이어스 회로에 대해 알아보고, 실험을 통하여 동작을 확인하고자 한다. 2. 실험 절차 및 결과 실험회로 1에서 VBB 값이 1.5V, RBB 저항값이 4kΩ, RC는 vo의 DC 값이 6V가 되도록 하는 저항값으로 둔다. 컬렉터 전압이 ...2025.01.15
-
아날로그 및 디지털 회로 설계실습 결과보고서82025.01.171. PSPICE를 활용한 RS 래치 구현 및 동작 PSPICE를 사용하여 그림 9-1의 회로를 구현 및 동작시키고, 결과값이 아래 실험의 결과값과 같은지 비교하였습니다. V1이 연결된 쪽이 S, V2가 연결된 쪽이 R이고 입력으로 사각파를 주었습니다. S는 연두색 파형으로 0과 1이 10us 주기로 반복되고 R은 파란색 파형으로 1과 0이 10us 주기로 반복됩니다. clk으로 40us까지는 1을 유지하다가 이후에는 0이 되도록 입력하였습니다. 출력파형은 40us까지 S를 따라가다가 40us 시점의 값인 1을 유지하는 파형이 나왔...2025.01.17
-
전자회로실험 과탑 A+ 예비 보고서 (실험 24 연산 증폭기 응용 회로 2)2025.01.291. 적분기 회로 적분기 회로는 입력 저항 R과 피드백 커패시터 C로 이루어진 간단한 구성입니다. 입력 신호는 R을 통해 연산 증폭기의 반전 입력(-) 단자로 들어가고, 출력은 C를 통해 피드백됩니다. 입력 신호에 의해 전류가 흐르고, 이 전류는 커패시터에 전하를 축적합니다. 커패시터 전하가 시간에 따라 누적되면서 출력 전압이 변화하며, 출력 전압은 입력 전압의 적분값에 비례합니다. 적분기 회로는 입력 신호가 일정하면 출력이 선형적으로 증가하거나 감소하며, 저주파 신호에 민감하고 고주파 신호는 감쇠됩니다. 적분기 회로는 속도에서 위...2025.01.29
-
광전자공학실험1 PCB 회로설계 (중간고사 평가)2025.04.251. PCB 회로설계 PCB 회로설계 중간고사를 위해 인터넷을 찾아보면서 전자캐드 기능사 실기 회로를 찾아서 회로를 만들었습니다. OPAMP 회로를 처음 접하게 되었는데 새로운 소자를 사용해보는 데 그전에 배웠던 오실레이터와 제너레이터를 연습하다 보니 실력이 많이 늘었습니다. 전자캐드 기능사 실기 OPAMP 회로도를 찾아서 Pspice에 회로를 만들어 주었고, Orcad 파일 생성 확인을 위해 거버파일 위치 및 거버파일을 생성하였습니다. 2. OPAMP 회로 OPAMP 회로를 처음 접하게 되었는데 새로운 소자를 사용해보는 데 그전에...2025.04.25