총 132개
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 8. 래치와 플립플롭2025.04.291. RS 래치의 특성 분석 RS 래치의 진리표를 나타내고, 이론적인 상태도를 그렸습니다. 각 입력 조건에 따른 출력 상태를 설명하였습니다. (S,R) = (0,1)일 때 리셋, (S,R) = (1,0)일 때 셋, (S,R) = (0,0)일 때 현재 상태 유지, (S,R) = (1,1)일 때 금지된 입력 상태 등을 확인하였습니다. 1. RS 래치의 특성 분석 RS 래치는 디지털 회로에서 널리 사용되는 기본적인 메모리 소자입니다. RS 래치는 Set(S)와 Reset(R) 입력을 가지고 있으며, 이 두 입력에 따라 출력 Q와 Q'가 ...2025.04.29
-
NAND 게이트와 NOR 게이트의 역할과 중요성2025.11.121. NAND 게이트의 작동 원리 및 특성 NAND 게이트는 디지털 로직 회로의 기본 게이트로, 두 개 이상의 입력이 모두 1일 때만 출력이 0이 되는 부정논리곱 연산을 수행합니다. AND 게이트의 출력에 NOT 게이트를 연결하여 구성되며, 기능적으로 완전하여 NAND 게이트만으로 모든 가능한 논리 연산을 수행할 수 있습니다. 이러한 특성으로 회로 설계의 복잡성을 줄이고 제조 공정의 생산성을 향상시킵니다. 2. NAND 게이트 사용의 경제성과 효율성 NAND 게이트는 높은 집적도와 낮은 전력 소모로 고효율적인 회로 설계가 가능하여 ...2025.11.12
-
전기및디지털회로실험 실험 6. 논리조합회로의 설계 예비보고서2025.05.101. 논리게이트의 조합과 설계 논리게이트의 조합으로 복잡한 논리적 함수관계를 구현하는 방법을 설명합니다. 불대수와 논리 다이어그램을 사용하여 원하는 기능을 수행하는 논리회로를 구현할 수 있습니다. 진리표를 작성하고 이를 바탕으로 부울 대수식과 논리회로도를 도출하는 과정을 설명합니다. 2. 카르노 맵에 의한 논리회로의 단순화 카르노 맵은 불 대수 함수를 단순화하는 방법입니다. 입력변수와 출력을 도식화하고 같은 출력의 패턴을 찾아 묶음으로 단순화합니다. 또한 Don't Care 조건을 활용하여 효율적으로 카르노맵의 답을 구할 수 있습니...2025.05.10
-
디지털 회로 실험 및 설계 - JK Flip Flop, D, T Flip Flop 실험 22025.05.161. JK Flip-Flop 실험 JK 플립플롭에서 입력 J와 K가 모두 1일 때, 출력 Q와 Q'의 논리 레벨이 바뀌는 토글(Toggle)이 잘 일어난 모습이다. 논리레벨이 0일 때 완전 0이 아닌 0.15V 수준의 0에 매우 비슷한 값이 나왔으며, 논리레벨이 1일 때는 완전 5V가 아닌, 4.5V 수준의 5V에 매우 비슷한 값이 나왔다. 2. D Flip-Flop 실험 D 플립플롭은 이론상, D = 1일 때 Q = 1이 되고, D = 0 이면 Q = 0 이 된다. 그러므로 결과적으로 입력 D와 출력 Q는 항상 같다는 성질을 가지...2025.05.16
-
디지털 회로 실험 및 설계 - 기본 논리 게이트(Gate) 및 TTL, CMOS I.F 실험 22025.05.161. 디지털 회로 실험 및 설계 이 보고서는 디지털 회로 실험 및 설계 과정에서 수행한 기본 논리 게이트(Gate) 및 TTL, CMOS I/F 실험에 대한 내용을 다루고 있습니다. 실험에서는 전압 레벨 측정, OR + Inverter 진리표 작성, AND-OR-NOT 게이트를 이용한 XOR 설계, CMOS와 TTL 인터페이스 등을 다루었으며, 이론값과 실험 결과를 비교 분석하였습니다. 오차 분석에서는 전류 측정의 어려움, 점퍼선의 저항, 브래드 보드의 불확실성 등이 원인으로 지적되었습니다. 1. 디지털 회로 실험 및 설계 디지털 ...2025.05.16
-
한양대 Half adder & Full adder2025.05.041. 반가산기 (Half adder) 반가산기는 기본적인 덧셈 연산을 하는 장치로, 입력 2개(a,b)와 출력 2개(c,s)로 구성됩니다. 출력 C는 Carry로 상위 비트로 올라가는 자리 올림 수를 의미하고, 출력 S는 Sum으로 두 비트의 합을 나타냅니다. 반가산기는 OR, NOT, AND 등의 게이트를 활용해 회로를 구성할 수 있습니다. 2. 전가산기 (Full adder) 전가산기는 이진수의 한 자릿수를 연산하고, 하위 비트에서 올라오는 자리올림수 입력을 포함하여 출력합니다. 전가산기는 입력 Cin, A, B와 출력 Cout...2025.05.04
-
아날로그 및 디지털 회로 설계실습 예비보고서 3주차2025.01.171. Wien bridge RC 발진기 Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인하는 것이 실습의 목적입니다. 실습에 사용된 부품은 Op amp, 다이오드, 가변저항, 커패시터 등이며, 신호 발생기 설계를 위해 Wien bridge 회로의 관계식을 도출하고 1.63 kHz에서 발진하도록 회로를 설계하였습니다. 시뮬레이션 결과 왜곡된 사인파가 출력되었으며, 다이오드를 사용하여 출력을 안정화하는 회로를 설계하였으나 만족스러운 결과를 얻지 못했습니다. 다이오드는 Op amp의 gai...2025.01.17
-
아날로그 및 디지털 회로 설계실습 결과보고서62025.01.182025.01.18
-
디지털시스템설계실습_HW_WEEK82025.05.091. 16x8bit Register file 이번 과제에서는 16x8bit Register file을 구현했습니다. 이 구조는 4bit의 address, 8bit의 data 크기, 16개의 저장공간을 가지고 있습니다. wr_enable이 활성화되면 clk 신호에 맞춰 din 값이 wr_addr에 입력되어 저장됩니다. 이를 통해 데이터가 저장되는 과정을 이해할 수 있었습니다. 2. Shift Register Shift Register 모듈을 구현하면서 clk이 positive edge일 때 qout이 shift되는 과정을 통해 동작 ...2025.05.09
-
전기전자공학실험-BJT의 고정 및 전압분배기 바이어스2025.04.301. 쌍극성 트랜지스터(BJT) 쌍극성 트랜지스터(BJT)는 차단, 포화, 선형 세 가지 모드에서 동작한다. 각 모드에서 트랜지스터의 물리적 특성과 외부에 연결된 회로에 의해서 트랜지스터의 동작점이 유일하게 결정된다. 차단 모드에서 트랜지스터는 거의 개방 스위치로 동작하며 이미터에서 컬렉터로 작은 양의 역방향 전류만이 존재한다. 포화 모드에서는 컬렉터에서 이미터로 최대 전류가 흐르며, 단란 스위치와 유사하게 동작한다. 흐르는 전류량은 트랜지스터에 연결된 외부 회로에 의해서 제한된다. 이들 두 동작 모드가 디지털 회로에 사용된다. 최...2025.04.30