
총 64개
-
아날로그및디지털회로설계실습 (예비)설계실습 1.초전형(Pyroelectric) 적외선 센서 A+2025.01.291. 초전형(Pyroelectric) 적외선 센서 초전형 적외선 센서(RE200B)는 적외선 에너지를 전기 신호로 변환하는 센서입니다. 이 센서의 출력 신호를 증폭하고 처리하기 위해 다음과 같은 회로를 설계했습니다. 1) High-Pass Filter(DC -block, 3-dB freq.=5 Hz)를 R과 C를 이용하여 설계했습니다. 2) Op-amp 반전증폭기를 2-stage로 연결하여 적외선 센서의 출력 신호를 10000배 증폭하는 회로를 설계했습니다. 3) Op-amp의 출력 신호를 이용하여 센서의 움직임 검출 신호를 LED...2025.01.29
-
디지털실험 텀프로젝트 PvP 두더지잡기 게임 구현 작품2025.04.261. 두더지 잡기 게임 두더지 잡기 게임은 전원 버튼을 누르면 LED가 켜지며 1분 동안 게임을 진행할 수 있는 작품입니다. 이 게임은 출제자와 사용자로 나누어져 있으며, 출제자가 버튼을 누르면 해당 버튼 앞의 LED에 불이 들어오고, 사용자가 그 위치에 맞게 버튼을 누르면 녹색 LED가 켜지면서 점수가 카운팅됩니다. 1분이 지나면 게임이 종료됩니다. 2. 7-Segment Display 7-Segment Display는 7개의 획으로 구성되어 있으며, 각각의 획을 켜고 끄는 것으로 아라비아 숫자를 표시할 수 있습니다. 이 작품에서...2025.04.26
-
POS형 부울 함수들의 카노프 맵 작성2025.01.171. POS형 부울 함수 POS형 부울 함수는 논리 회로 설계에서 중요한 역할을 하는 함수입니다. 이 함수들의 특성을 이해하고 분석하는 것은 효율적인 회로 설계를 위해 필수적입니다. 카노프 맵은 이러한 함수들의 특성을 시각적으로 표현하는 도구로, 0으로 채워지는 셀들을 확인하면 함수의 간단화 및 최적화에 도움이 될 수 있습니다. 1. POS형 부울 함수 POS형 부울 함수는 논리 회로 설계에서 중요한 역할을 합니다. 이 함수는 AND, OR, NOT 등의 기본 논리 연산을 사용하여 복잡한 논리 회로를 구현할 수 있습니다. POS형 ...2025.01.17
-
NAND 게이트의 활용과 논리 회로 구성2025.01.021. NAND 게이트의 특성과 활용 NAND 게이트는 논리 게이트의 하나로, 두 개의 입력 중 하나 이상이 0일 때 출력이 1이 되는 특성을 가지고 있습니다. 이러한 NAND 게이트는 다른 논리 게이트들을 구성하는 데에 매우 중요한 역할을 하며, 특히 다른 모든 논리 게이트를 구성할 수 있는 유일한 게이트로 알려져 있습니다. 이러한 이유로 많은 회로에서 NAND 게이트를 사용하는 것이 일반적이며, 두 개의 NAND 게이트를 사용하여 AND 게이트를 구성할 수 있습니다. 이는 더 복잡한 논리 회로를 구성하는 데에 필요한 기본적인 블록...2025.01.02
-
아날로그 및 디지털 회로 설계실습 결과보고서22025.01.171. PWM 제어회로 PWM 제어회로를 구성하고 톱니파형과 출력 파형을 확인하였다. PWM 제어회로는 출력 전압과 기준 전압을 비교하여 생긴 오차를 오차 증폭기로 증폭하고, 이 증폭된 전압은 비교기에서 톱니파와 비교되어 오차에 상응한 구형파 펄스를 생성한다. 오실로스코프를 통해 톱니파형과 이에 대한 구형파를 관찰할 수 있었다. 2. Buck Converter Buck Converter 회로를 구성하고 입력 전압을 변경하며 출력 전압을 확인하였다. 하지만 이상적인 출력 전압이 나오지 않았는데, 그 이유로는 가변저항 값의 부정확성, 소...2025.01.17
-
컴퓨터구조_에지트리거형 플립플롭(D-, JK-, T-)의 특성을 비교하고 설명해보자2025.01.271. 에지트리거 플립플롭 에지트리거는 회로에서 신호가 하이 레벨(High Level, 1)에서 로우 레벨(Low Level, 0)로 또는 로우 레벨에서 하이 레벨로 전환할 때 발생하는 출력 변화를 의미한다. 이는 상태 변수의 변화 순간에 기반하여 작동하며, 상승 에지(Rising Edge)와 하강 에지(Falling Edge)를 검출하는 기능을 한다. 본론에서는 이러한 상승에지와 하강 에지를 검출하여 처리하는 에지트리거형 플립플롭인 D-플립플롭, JK-플립플롭, T-플립플롭의 특성을 비교하고 설명한다. 2. D-플립플롭 D-플립플롭...2025.01.27
-
[예비보고서] 8.래치와 플립플롭2025.04.251. RS 래치 RS 래치는 Set과 Reset 입력을 가지고 있으며, CLK가 0일 때는 이전 출력이 유지되고 CLK가 1일 때는 입력에 따라 동작이 결정됩니다. R=1이면 Q(t+1)=1이 되어 Reset 상태가 되고, S=1이면 Q(t+1)=0이 되어 Set 상태가 됩니다. 또한 R=S=1은 정의되지 않으며, R=S=0은 CLK=0인 경우와 마찬가지로 이전 출력이 유지됩니다. 1. RS 래치 RS 래치는 디지털 회로에서 널리 사용되는 기본적인 메모리 소자입니다. 이 소자는 두 개의 상호 연결된 NOR 게이트로 구성되어 있으며,...2025.04.25
-
컴퓨터 아키텍처의 기본 개념과 발전 과정2024.12.311. 메모리 컴포넌트 메모리 컴포넌트를 컴퓨터 과학의 관점에서 분류하는 방법을 배웁니다. 프로세서와 직접 연결되는 메인/로컬 메모리와 2차 메모리의 특성을 이해하고, 이를 통해 현존하는 메모리 기술의 체계와 발전 방향을 파악할 수 있습니다. 2. 디지털 회로의 기초 이론 MOS 트랜지스터와 부울 대수의 기본 원리를 학습합니다. 이를 통해 복잡한 컴퓨터 시스템을 구현하는 데 있어 디지털 회로의 기본 토대가 되는 개념을 이해할 수 있습니다. 3. CPU 아키텍처 RTL(Register Transfer Level) 설계 기준으로 CPU ...2024.12.31
-
디지털회로 실험 보고서 전체본2025.01.171. AND, OR, NOT 게이트 실험 01에서는 AND 게이트와 OR 게이트의 논리 동작을 실험하고, NOT 게이트의 논리 동작을 실험했습니다. AND 게이트는 모든 입력이 1일 때 출력이 1이 되고, OR 게이트는 어느 한 입력이 1이면 출력이 1이 됩니다. NOT 게이트는 입력과 반대의 논리 레벨을 출력합니다. 실험 결과를 통해 이러한 게이트의 논리 동작을 확인할 수 있었습니다. 2. NAND, NOR 게이트 실험 02에서는 NAND 게이트와 NOR 게이트의 논리 동작을 실험했습니다. NAND 게이트는 AND 논리의 부정이며...2025.01.17
-
[A+보장]한양대에리카A+맞은 레포트,논리설계실험,디지털 IC 개요, 조합논리회로,Combinational Logic Circuit2025.01.151. 디지털 IC 개요 디지털 IC는 0과 1을 나타내기 위해 이산적인 범위의 전압을 사용하는 회로이다. 디지털 회로는 조합회로와 순차회로로 분류되며, 조합회로는 현재의 입력 값에 의해서만 출력 값이 결정되는 회로이고 순차회로는 현재의 입력 값과 바로 전의 입력 값에 의해 출력 값이 결정되는 회로이다. 2. 조합논리회로 조합논리회로는 현재의 입력 값에 따른 출력 값을 표현하고 입력으로부터 출력까지의 지연시간으로 이루어진다. 기본적인 논리회로인 논리곱, 논리합, 논리부정 등의 기본적인 논리소자의 조합으로 만들어진다. 3. 부울 대수 ...2025.01.15