총 3개
-
한양대 논리설계및실험 Breadboard 및 기본 논리게이트2025.05.041. 논리 회로 구성 이 실험에서는 칩 회로도를 구성하고 있는 논리 회로를 배우며, AND, OR, NAND 게이트의 input, output 데이터를 숙지하고, 드 모르간의 제 1,2법칙을 통해 input 데이터가 반대일 경우 output 데이터를 추측할 수 있습니다. Breadboard를 이용해 회로를 구성하고 input 값을 다르게 주어 Truth Table 출력값을 확인하는 것이 실험의 목적입니다. 2. 74LS00 NAND GATE 74LS00 NAND GATE는 1,2번으로 들어가서 3번으로 출력되는데, 이 때 반대값이 ...2025.05.04
-
디지털 논리실험 7주차 예비보고서2025.05.061. S-R Latch S-R Latch는 S와 R 입력에 따라 출력 값이 변화한다. S=1, R=0 또는 S=0, R=1이면 출력 값이 변화하고, S와 R이 모두 0이면 출력 값을 유지한다. S와 R이 모두 1일 때는 출력 값이 모두 0이 되어 Invalid 상태가 된다. 2. Pulse Detector와 CLK Pulse Detector는 CLK 신호가 내려가는 타이밍에만 가상의 enable 값이 1이 되어 J와 K 값을 읽는다. 이를 통해 CLK 신호의 순간적인 변화를 감지할 수 있다. 3. J-K Flip-flop J-K F...2025.05.06
-
555 Timer를 이용한 Monostable Circuit과 Not Gate 실험2025.12.121. 555 Timer 555 Timer는 Voltage Divider로 5kΩ 3개를 사용하는 집적회로로, 내부에 Not Gate 원리, 2개의 비교기(Comparator), RS flip-flop, 방전용 Transistor로 구성된다. 타이머, 펄스 생성, 발진 애플리케이션, 시간 지연, 발진기 및 flip flop 기능을 제공하며 직접회로에서 다양한 용도로 활용된다. 2. Monostable Circuit 555 Timer를 이용한 회로로 Trigger 입력에 따라 정해진 시간 동안만 출력을 제공한다. Pull-up 저항 R...2025.12.12