
총 43개
-
전자공학실험 13장 공통 게이트 증폭기 A+ 예비보고서2025.01.131. 공통 게이트 증폭기 공통 게이트 증폭기는 입력 임피던스가 작아 전류를 잘 받아들이는 특성이 있다. 이 실험에서는 공통 게이트 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 공통 게이트 증폭기의 전압 이득은 소오스 축퇴 저항이 있는 공통 소오스 증폭기와 같고, 위상만 반대이다. 공통 게이트 증폭기의 입력 임피던스는 매우 작으며, 전압을 받아들이는 용도보다는 전류를 받아들이는 용도로 많이 사용된다. 실험을 통해 공통 게이트 증폭기의 전압 이득, 입력 임피던스, 출력 임피던스를 측정하...2025.01.13
-
Voltage Divider 회로 실험 결과 보고서2025.01.031. Voltage Divider 이 실험에서는 Voltage Divider 회로를 구성하여 입력 전압(Va)과 출력 전압(V)의 관계를 옴의 법칙을 통해 확인하였습니다. 또한 Voltage Adder 회로를 통해 중첩의 원리를 확인하였고, Capacitor를 이용한 Voltage Divider 회로에서 Capacitor의 리액턴스가 저항의 역할을 대신한다는 것을 알 수 있었습니다. 마지막으로 멀티미터의 입력 임피던스가 측정값에 영향을 미치는 것을 확인하였습니다. 1. Voltage Divider A voltage divider i...2025.01.03
-
다단 증폭기 실험 결과 보고서2025.01.021. 다단 증폭기 실험을 통해 2단 증폭기와 3단 증폭기의 동작 특성을 확인하였습니다. 각 단의 전압 이득, 입력/출력 임피던스 등을 측정하고 분석하였습니다. 10kΩ 저항 조건에서는 예상 값과 큰 차이가 없었지만, 10Ω 저항 조건에서는 오차가 상당히 크게 나타났습니다. 이는 매우 낮은 저항 값으로 인해 커패시터로 전류가 빠져나가면서 발생한 것으로 추정됩니다. 다단 증폭기 설계 시 입력 임피던스와 출력 임피던스의 적절한 조건이 중요하며, 각 단의 전압 이득 곱보다 전체 전압 이득이 작은 이유는 소스팔로워 효과와 단 간 신호 전달 ...2025.01.02
-
실험 12_소오스 팔로워 예비 보고서2025.04.271. 소오스 팔로워 증폭기 소오스 팔로워 증폭기는 입력 신호가 게이트에 인가되고 출력 신호가 소오스에서 감지되는 공통 드레인 증폭기이다. 출력 신호가 입력 신호를 따라가기 때문에 '소오스 팔로워'라고 불린다. 소오스 팔로워는 출력 임피던스가 작아 작은 부하를 구동하는데 유리하고 전압 버퍼로 사용된다. 이 실험에서는 소오스 팔로워 회로의 동작 원리와 특성을 확인하였다. 2. 소오스 팔로워의 전압 이득 소오스 팔로워의 전압 이득은 1에 가까운 값을 가진다. 저항 부하와 전류원 부하가 있는 경우 각각 식 (12.1)과 (12.2)와 같이...2025.04.27
-
실험 15_다단 증폭기 결과보고서2025.04.281. 다단 증폭기 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하였다. 단일단 증폭기만으로는 이득이 부족하거나, 소오스 및 부하 임피던스와 증폭기 자체의 입력-출력 임피던스의 차이가 클 경우에는 일반적으로 다단 증폭기를 사용한다. 실험을 통해 다단 증폭기의 입력단과 출력단의 임피던스 조건, 전압 이득 특성 등을 확인하였다. 2. MOSFET 증폭기 이 실험에서는 MOSFET을 이용한 2단 증폭기와 3단 증폭기를 구성하고 그 특성을 분석하였다. MOSFET의 트랜스컨덕턴스와 출력 저항을 구하고, 이를 이...2025.04.28
-
응용물리회로실험 - Transistor EF and Impedance2025.05.071. 이미터 폴로어 (Emitter Follower) 이미터 폴로어는 공통 컬렉터 증폭기라고도 불리며, 입력은 베이스에 용량성 결합되고 출력은 이미터에서 나온다. 이미터 폴로어의 특징은 전압 이득이 약 1, 높은 입력 임피던스, 낮은 출력 저항, 그리고 동위상 특성을 가진다. 2. 입력 임피던스 (Input Impedance) 이미터 폴로어는 높은 입력 저항 특성을 가지므로 회로에 유용하게 사용된다. 공통 컬렉터 증폭기의 베이스 쪽 입력 저항은 공통 이미터 증폭기와 유사하게 유도되지만, 이미터 저항은 출력을 양단에서 얻기 때문에 결...2025.05.07
-
캐스코드 증폭기 실험 결과 보고서2025.01.021. 캐스코드 증폭기 캐스코드 증폭기는 공통 소스 증폭기에 비해 높은 전압 이득을 얻을 수 있어 많이 사용되고 있습니다. 입력 임피던스가 상대적으로 낮은 공통 게이트 증폭기를 추가로 연결하여 전류 신호를 출력하기에 유용하지만, 출력 전압 스윙이 감소하는 단점이 있어 저전압 회로에서 사용하기 어려울 수 있습니다. 캐스코드 증폭기의 출력 저항은 트랜지스터 자체의 출력 저항에 비해 증가하지만, 실험 과정에서 저항 측정이 이루어지지 않아 정확한 비교는 어렵습니다. PSpice를 통해 구한 전압 이득과 실험 결과 간 차이는 PSpice가 모...2025.01.02
-
전자회로실험 과탑 A+ 결과 보고서 (실험 13 공통 게이트 증폭기)2025.01.291. 공통 게이트 증폭기 공통 게이트 증폭기 회로의 입력과 출력 특성, 전압 이득, 위상 반전 특성, 응용 분야 등을 설명하였다. 실험을 통해 R_D 값 변화에 따른 회로 성능 변화, 입력 전압 변화에 따른 출력 전압 특성, MOSFET의 동작 영역 변화 등을 확인하였다. 또한 전압 이득 측정 실험을 통해 공통 게이트 증폭기의 증폭 특성을 이해할 수 있었다. 2. MOSFET 특성 공통 게이트 증폭기에서 MOSFET의 트랜스컨덕턴스, 출력 저항 등 소신호 파라미터를 측정하고, 이를 이용하여 이론적인 전압 이득을 계산하였다. MOSF...2025.01.29
-
전기전자공학실험-달링턴 및 캐스코드 증폭기 회로2025.04.301. 달링턴 회로 달링턴 회로는 두 개의 BJT 트랜지스터를 하나의 IC 패키지 내에 제공한다. 달링턴 회로의 베타 실효값(beta_D)은 각 트랜지스터 베타 값의 곱과 같다. 달링턴 이미터 폴로어는 일반 이미터 폴로어에 비해 높은 입력 임피던스를 가지고 있다. 달링턴 이미터 폴로어의 입력 임피던스, 출력 임피던스, 전압 이득 등을 계산하고 측정하였다. 2. 캐스코드 회로 캐스코드 회로는 Q1을 이용한 공통 이미터 증폭기가 Q2를 이용한 공통 베이스 증폭기에 직접 연결되어 있다. Q1단의 전압이득은 약 1이며, Q2단의 전압 이득은...2025.04.30
-
중앙대학교_전자회로설계실습_OP AMP를 이용한 다양한 Amplifier 설계2025.05.021. Op Amp를 이용한 Amplifier 설계 이번 실험을 통해 이론적으로 설계했던 Op amp가 실제로는 어떻게 동작하는지, 어떤 결과를 가져올지 알아보았다. Inverting Amplifier, Non-inverting Amplifier를 이용한 회로를 직접 설계하고 오실로스코프로 입력 전압과 출력 전압을 측정하는 방식으로 전압이 실제로 증폭되는 수치를 확인하는 실험을 진행했다. 2. Inverting Amplifier 동작 설계한 inverting amplifier를 bread board에 구현하고 오실로스코프로 입력 전압...2025.05.02