
총 115개
-
전자공학실험 10장 MOSFET 바이어스 회로 A+ 예비보고서2025.01.131. MOSFET 바이어스 회로 MOSFET을 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가되어야 하며, 이 때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 MOSFET을 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서 공부하고, 실험을 통하여 확인하고자 한다. 2. 전압분배 MOSFET 바이어스 회로 일반적으로 증폭기의 동작점을 잡아주기 위해서는 바이어스 회로가 필요하다. [그림 10-1]은 가장 기본적인 전...2025.01.13
-
전자공학실험 12장 소오스 팔로워 A+ 결과보고서2025.01.151. 소오스 팔로워 증폭기 소오스 팔로워는 출력 임피던스가 작으므로, 작은 부하 저항을 구동하는 데 많이 사용된다. 이 실험에서는 소오스 팔로워의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통해 확인하고자 한다. 2. MOSFET 동작 영역 MOSFET이 포화 영역에서 동작하는지 확인하기 위해 각 단자들의 전압을 측정하고 분석하였다. VGS>=Vth이면서 VDS>=VGS-Vth인 경우에 포화 영역, VGS>Vth이면서 VDS<VGS-Vth인 경우에는 트라이오드, VGS<Vth이여서 전류가 흐르지 않을 때는 차단 영...2025.01.15
-
전자회로실험 과탑 A+ 예비 보고서 (실험 13 공통 게이트 증폭기)2025.01.291. 공통 게이트 증폭기 공통 게이트 증폭기는 게이트 단자를 공통으로 하고, 입력 신호가 소스에, 출력 신호가 드레인에 걸리는 회로입니다. 이 회로는 주로 넓은 대역폭에서 동작하며, 전류 이득이 큰 것이 특징입니다. 입력 신호는 소스 단자에 인가되며, 드레인에서 출력 신호가 나타납니다. 게이트는 고정되어 있어, 입력 신호는 소스에서 드레인으로 흐르는 전류를 제어하게 됩니다. 입력 임피던스는 매우 낮고, 출력 임피던스는 상대적으로 높습니다. 전압 이득은 대략적으로 g_m * R_D로 나타낼 수 있으며, 공통 게이트 증폭기는 전류 이득...2025.01.29
-
AM Radio Receiver 실험설계 결과보고서2025.01.041. AM 복조 회로 AM 복조는 Envelope Detector, Buffer Amp, Attenuator, Push-Pull Amp로 구성됩니다. Envelope Detector는 수신 신호의 포락선을 검출하는 복조 방식으로, 수신 신호를 정류하고 저역 필터를 통해 포락선을 재생합니다. Buffer Amp는 각 회로 간 신호 레벨을 맞추기 위한 증폭기이며, Attenuator는 입력 신호를 원하는 레벨로 낮추는 역할을 합니다. Push-Pull Amp는 상보형 구조로 구성되어 전체 주기의 신호를 얻을 수 있습니다. 2. 증폭기 ...2025.01.04
-
서강대학교 22년도 전자회로실험 7주차 결과레포트 (A+자료)2025.01.121. BJT를 이용한 A급 음성 전력 증폭기 이번 실험에서는 BJT를 이용한 A급 음성 전력 증폭기의 동작을 확인하였습니다. A급 증폭기는 트랜지스터가 360도 동안 순방향 바이어스되어 전류가 흐르는 증폭기 방식입니다. 실험을 통해 A급 증폭기의 입출력 특성을 확인할 수 있었습니다. 2. 푸시풀 전력 증폭기 푸시풀 증폭기는 npn과 pnp BJT를 이용한 두 개의 에미터 팔로어가 결합된 증폭기입니다. 입력 신호의 범위에 따라 npn 또는 pnp가 턴온되어 gain이 1에 가까운 팔로잉 동작을 하게 됩니다. 실험을 통해 푸시풀 증폭기...2025.01.12
-
중앙대학교 아날로그및디지털회로 예비보고서12025.01.201. High-Pass Filter 설계 설계실습 계획서1-3-1에서는 초전형 적외선 센서(RE200B)와 증폭기 사이에 신호를 전달하는 High-Pass Filter(DC-block, 3-dB freq.=5 Hz)를 R과 C를 이용하여 설계하는 내용이 다루어졌습니다. 주어진 C 값 10uF와 3dB 주파수 5Hz를 이용하여 R 값을 3.183kΩ으로 계산하였습니다. 2. 2-stage Op-amp 반전증폭기 설계 1-3-2에서는 적외선 센서의 출력신호를 증폭시키기 위해 2-stage Op-amp 반전증폭기를 설계하였습니다. 각 반...2025.01.20
-
중앙대학교 전자회로설계실습 예비11. Push-Pull Amplifier 설계 A+2025.01.271. Classic Push-Pull Amplifier 특성 그림 1(a) 회로를 simulation하기 위한 PSpice schematic을 그리되, BJT를 제외하고 부하저항을 100Ω으로 놓고, Simulation Profile에서 Analysis type을 DC Sweep으로 설정하고서 DC 전압원의 값을 –12 V에서 +12 V까지 0.001 V의 증분으로 증가시킴에 따라 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 확인하였다. 이를 통해 입력전압의 절...2025.01.27
-
전자회로실험 과탑 A+ 예비 보고서 (실험 10 MOSFET 바이어스 회로)2025.01.291. MOSFET 바이어스 회로 MOSFET을 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가되어야 하며, 이때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC 바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 MOSFET을 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서 공부하고, 실험을 통하여 그 동작을 확인하고자 한다. 2. 게이트 바이어스 회로 게이트 바이어스 회로(실험회로 1)는 가장 기본적인 전압분배 MOSFET 바이어스 회로이다. 이 회로는 소스 단자...2025.01.29
-
능동 부하가 있는 공통 소오스 증폭기의 실험 결과2025.01.021. 공통 소오스 증폭기 공통 소오스 증폭기는 NMOS와 PMOS 트랜지스터를 사용하여 구성된 증폭기 회로입니다. 이 실험에서는 능동 부하가 있는 공통 소오스 증폭기의 특성을 측정하고 분석하였습니다. 실험 결과에 따르면, 입력 전압이 0~3V 범위에서 출력 전압이 일정하게 유지되다가 4V 이상에서 급격히 감소하는 것을 확인할 수 있었습니다. 또한 전압 이득은 약 85V/V로 측정되었습니다. 이러한 결과는 회로 구성 요소의 특성, 바이어싱, 주파수 응답 등 다양한 요인에 의해 영향을 받는 것으로 분석됩니다. 1. 공통 소오스 증폭기 ...2025.01.02
-
A+ 전자회로설계실습_Common Emitter Amplifier의 주파수 특성2025.01.211. Common Emitter Amplifier의 주파수 특성 이전 실험에서 설계한 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정하고 평가했습니다. PSPICE 시뮬레이션을 통해 다양한 조건에서의 출력 파형, 이득, 주파수 특성 등을 분석했습니다. 커패시터 값 변화에 따른 주파수 특성 변화를 확인했으며, 3dB 대역폭과 unity gain 주파수 등을 구했습니다. 또한 function generator 설정에 대해서도 설명했습니다. 1. Common Emitte...2025.01.21