
총 416개
-
전자공학응용실험 ch18 증폭기의 주파수 응답특성 예비레포트 (pspice 및 이론, 예비보고사항 모두 포함)2025.05.031. 공통 소스 증폭기의 주파수 응답 특성 이 실험에서는 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악하고자 한다. MOSFET의 기생 커패시턴스로 인해 주파수에 따라 전압 이득 및 위상이 변하며, 대역폭은 증폭기의 응용 범위를 결정하는 중요한 척도이다. 실험을 통해 이득 대역폭 곱의 관계를 이해하고자 한다. 2. 공통 소스 증폭기의 소신호 등가회로 및 주파수 응답 특성 공통 소스 증폭기의 소신호 등가회로를 분석하면 드레인 단자에서의 전류 방정식과 게이트 단자에서의 전압...2025.05.03
-
오실로스코프를 활용한 측정 보고서-고퀄2025.05.031. 오실로스코프 측정 방법 오실로스코프 전원을 켜고 채널 2개를 설정한 후 DC를 제거한다. GND 신호를 원점에 맞추고 측정 대상의 전압을 확인한다. 프로브를 OUT PUT과 GND에 연결하고 SEC/DIV를 조정하여 신호를 확인한다. 트리거를 상승 엣지로 설정하고 SINGLE 모드로 신호를 측정한다. 2. 함수발생기 설정 함수발생기를 1KHz, 1V, P-P로 설정한다. 3. 측정 결과 분석 전압을 1V로 설정했을 때 채널1과 채널2의 위상차는 29도, 주기는 채널1 250μs, 채널2 270μs, 주파수는 채널1 4kHz, ...2025.05.03
-
8주차 결과 보고서 6장 연산 증폭기와 그 용용2025.05.031. 연산 증폭기 실험 보고서에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항 등의 특성을 측정하고 분석하였습니다. 연산 증폭기의 이상적인 특성인 무한대의 전압 이득, 무한대의 입력 저항, 0의 출력 저항 등을 확인하였습니다. 또한 반전 증폭기와 비반전 증폭기 회로를 구현하고 그 특성을 분석하였습니다. 2. 전압 이득 측정 실험에서는 다양한 입력 전압에 대한 출력 전압을 측정하여 전압 이득을 계산하였습니다. 이를 통해 연산 증폭기의 전압 이득 특성을 확인할 수 있었습니다. 3. 반전 증폭기 실험에서는 반전 증폭기 회로를 구현...2025.05.03
-
중앙대학교 전자회로설계실습 예비6. Common Emitter Amplifier 설계 A+2025.01.271. Common Emitter Amplifier 설계 이 문서는 중앙대학교 전자회로설계실습 과정에서 작성된 예비 6번째 실습 보고서입니다. 이 보고서에서는 Emitter 저항을 사용한 Common Emitter Amplifier 회로를 설계하는 과정을 다루고 있습니다. 주요 내용으로는 이론적 계산을 통한 회로 설계, PSPICE 시뮬레이션 결과 분석, 실제 측정 및 특성 분석 등이 포함되어 있습니다. 1. Common Emitter Amplifier 설계 Common Emitter Amplifier는 가장 기본적인 트랜지스터 증폭...2025.01.27
-
LC 회로의 리액턴스 측정 및 RLC 직병렬 회로의 임피던스 측정 결과 레포트2025.01.241. 직렬 RC - RL 회로 실험 결과에서 직렬 RC - RL 회로의 측정값과 이론값을 비교하였다. 실험 결과, 이론값과 오차율이 거의 없어 성공적인 실험이었음을 확인할 수 있다. 저항, 인덕터, 커패시터의 값이 이론값과 다르기 때문에 실제 부품의 내부 저항, 유도성 손실, 커패시턴스의 불완전성 등으로 인해 위상차가 발생할 수 있고, 회로의 주파수가 변하면 리액턴스도 변화할 수 있다. 2. 직렬 RLC 회로 직렬 RLC 회로에서 각 소자의 전압을 구하고 나머지 값들을 측정한 전압으로 구하여 위상을 확인하는 실험을 진행하였다. 실험...2025.01.24
-
Op Amp의 특성측정 방법 및 Integrator 설계2025.05.011. Offset Voltage Offset Voltage는 이상적인 Op Amp에서는 0V이지만 실제 Op Amp에서는 내부적으로 Offset Voltage가 존재하여 출력 전압이 0V가 되지 않는다. Offset Voltage를 측정하는 방법으로는 이상적인 Op Amp를 사용하여 Inverting Amplifier를 설계하고 출력 전압을 측정하는 방법이 있지만, 실제 Op Amp의 Open Loop Gain이 유한하기 때문에 이 방법으로는 정확한 Offset Voltage를 측정할 수 없다. 대신 Op Amp의 두 입력단자를 접...2025.05.01
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 6 Common Emitter Amplifier 설계2025.05.011. Common Emitter Amplifier 설계 이 보고서는 Emitter 저항을 사용한 Common Emitter Amplifier 회로를 설계하는 내용을 다루고 있습니다. 주요 내용으로는 Early effect를 무시한 상태에서 overall voltage gain 식을 이용하여 부하 저항 RL에 최대 전력이 전달되도록 RC를 결정하는 방법, gm을 구하는 방법, 바이어스 전압 및 전류를 계산하는 방법, 입력 저항 Rin을 구하는 방법, PSPICE 시뮬레이션을 통한 출력 파형 분석, 그리고 입력 저항 추가를 통한 선형성...2025.05.01
-
디지털 시스템 제어공학2025.01.141. AVR의 정의 ATMEL사가 개발한 AVR은 현재 8비트 AVR과 32비트 AVR을 제공하고 있는 마이크로 컨트롤러이다. AVR의 다양한 명령과 쉬운 구조를 띄고 있어 마이크로 컨트로로러 이해하는데 쉽게 접근할 수 있으며, 가격이 저렴하고 응용하기 쉬워 산업시장에서도 많이 사용되어 지고 있다. 2. AVR 제품 종류 AVR의 제품은 여러 스팩으로 다양하게 출시되고 있으며, 크게 용량과 기능으로 나누면 tiny AVR, mega AVR, xmega AVR, Automotive AVR 등 4개의 제품군으로 나눌 수 있다. 3. A...2025.01.14
-
전자공학실험 2장 PN 정류회로 A+ 결과보고서2025.01.151. 반파 정류회로 실험회로 1([그림 2-12])에서, v_s에 피크 값이 5V이고 주파수가 100Hz인 정현파를 인가한다. 부하 저항 R에 10kΩ을 연결하고, 입력 v_s와 출력 V_O의 파형을 측정해서 [그림 2-22]에 기록하였다. [그림 2-22]의 파형으로부터 출력 V_O의 평균값(root mean square)을 구하였다. 실험 중 오류를 발견했는데, 실험회로 1에 대해 사인파를 가해줄 때 waveform generator의 Amp를 10V가 아닌 5V로 설정해줬음을 깨닫게 되었다. 따라서 V_m값 또한 원래 나와야 ...2025.01.15
-
전자공학실험 23장 연산 증폭기 응용 회로 1 A+ 결과보고서2025.01.151. 연산 증폭기 응용 회로 이 실험에서는 연산 증폭기를 이용한 응용 회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다. 연산 증폭기를 이용하여 비반전 증폭기, 반전 증폭기, 아날로그 전원 덧셈기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다. 2. 반전 증폭기 실험회로 1에서 R1=10kΩ, R2=20kΩ일 때 입력 파형과 출력 파형을 측정하고, 전압 이득을 계산하였다. 전압 이득은 약 2[V/V]로 이상적인 반전 증폭기의 전압 이득과 동일함을 확인하였다. 또한 R1=10kΩ, R2=...2025.01.15