
총 26개
-
중앙대 전자회로설계실습 결과보고서62025.01.121. Common Emitter Amplifier 설계 전자회로설계실습 결과보고서설계실습 6에서는 Common Emitter Amplifier 회로를 구현하고 측정하였습니다. 실험 과정에서 이론값과 측정값의 오차가 발생하였는데, 그 원인으로는 가변저항의 값이 이론값과 달랐고, 측정 단위가 작아 측정값의 영향을 많이 받았으며, 측정 장비의 오차가 수식을 통한 계산에 증폭되었기 때문으로 분석되었습니다. 전반적으로는 만족스러운 실험이었지만, 일부 측정값에서 큰 오차가 발생하였기 때문에 개선이 필요한 것으로 보입니다. 다음 실험에서는 가변...2025.01.12
-
중앙대 전전 전자회로설계실습 예비보고서 Common Emitter Amp2025.05.021. Common Emitter Amplifier 설계 이 보고서는 Emitter 저항을 삽입한 Common Emitter Amplifier 설계에 대한 내용을 다루고 있습니다. 주요 내용으로는 증폭기의 입력전압 감소를 위한 저항 설계, PSPICE를 이용한 회로 시뮬레이션, 출력파형 분석 등이 포함되어 있습니다. 1. Common Emitter Amplifier 설계 Common Emitter Amplifier는 가장 기본적인 트랜지스터 증폭기 회로 중 하나입니다. 이 증폭기는 입력 신호를 증폭하여 출력 신호를 생성하는 역할을 합...2025.05.02
-
중앙대 Common Emitter Amplifier 설계 예비보고서2025.05.051. Gain Gain은 출력이 입력과 닮은꼴 일 때만 의미가 있다. 그러나 입력전압이 10 mVpp인 경우 출력파형이 왜곡(distortion) 되므로 gain의 의미가 없어진다. 2. 입력신호 크기 감소 입력신호의 크기를 줄이기 위하여 단자와 접지 사이에 50 Ω보다 작은 저항을 연결한 회로에 대하여 전압 이득이 95% 이상이 되도록 저항을 PSPICE로 구한다. 이 저항과 function generator 출력저항 50 Ω은 voltage divider가 되어 증폭기의 입력전압이 낮아지므로 overall voltage gain...2025.05.05
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 6 Common Emitter Amplifier 설계2025.05.011. Common Emitter Amplifier 설계 이 보고서는 Emitter 저항을 사용한 Common Emitter Amplifier 회로를 설계하는 내용을 다루고 있습니다. 주요 내용으로는 Early effect를 무시한 상태에서 overall voltage gain 식을 이용하여 부하 저항 RL에 최대 전력이 전달되도록 RC를 결정하는 방법, gm을 구하는 방법, 바이어스 전압 및 전류를 계산하는 방법, 입력 저항 Rin을 구하는 방법, PSPICE 시뮬레이션을 통한 출력 파형 분석, 그리고 입력 저항 추가를 통한 선형성...2025.05.01
-
전자회로설계실습 실습 7 결과보고서2025.01.041. Common Emitter Amplifier의 주파수 특성 실습을 통해 Common Emitter Amplifier의 주파수 특성을 관찰하였습니다. 주파수를 변화시키면서 입력, 출력 전압과 전압 이득을 측정하였고, 커패시터 값을 변경하여 주파수 응답 특성의 변화를 확인하였습니다. 저주파 영역에서는 측정값과 시뮬레이션 값의 오차가 크게 나타났는데, 이는 저주파 신호에 고주파 노이즈가 섞여 정확한 측정이 어려웠기 때문입니다. 하지만 대역폭 영역에서는 시뮬레이션 결과와 잘 일치하는 것을 확인할 수 있었습니다. 1. Common Em...2025.01.04
-
중앙대학교 전자회로 설계실습 예비보고서 6. Common Emitter Amplifier 설계2025.04.291. Common Emitter Amplifier 설계 이 보고서는 50 Ω, Rc = 5 kΩ, Vcc = 12 V인 경우, β=100인 NPN BJT를 사용하여 Ic가 kΩ단위이고 amplifier gain(Vout/Vin)이 –100 V/V인 emitter 저항을 사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 설계 과정에서 Early effect 무시, 최대전력 전달을 위한 부하저항 결정, 증폭기 이득 계산, 바이어스 전압 및 저항 값 도출 등의 내용이 포함되어 있...2025.04.29
-
Common Emitter Amplifier의 주파수 특성 예비보고서2025.04.271. Common Emitter Amplifier의 주파수 특성 이 보고서의 목적은 이전 실험에서 설계한 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정하고 평가하는 것입니다. 보고서에는 PSPICE 시뮬레이션을 통한 출력 파형 분석, 주파수 특성 그래프 작성, 3dB 주파수와 unity gain 주파수 측정 등의 내용이 포함되어 있습니다. 또한 증폭기 이득, 전압 이득 등의 특성 변화를 분석하고 그 이유를 설명하고 있습니다. 1. Common Emitter Amp...2025.04.27
-
중앙대학교 전자회로 설계실습 예비보고서 7. Common Emitter Amplifier의 주파수 특성2025.04.291. Common Emitter Amplifier의 주파수 특성 이전 실험에서 설계한 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정하고 평가했습니다. PSPICE 시뮬레이션을 통해 출력 전압의 최대값, 최소값, 증폭기 이득, 전체 전압 이득 등을 구했습니다. 또한 입력 신호 주파수 변화에 따른 주파수 특성을 분석하여 unity gain frequency와 3dB frequency를 확인했습니다. 이후 emitter 저항과 커패시터 값을 변경했을 때의 주파수 특성 ...2025.04.29
-
[A+] 중앙대학교 전자회로 설계실습 결과보고서 7. Common Emitter Amplifier의 주파수 특성2025.04.291. Common Emitter Amplifier 본 실험에서는 Common emitter amplifer의 주파수 특성을 측정하였다. 첫 번째 실험에서는 설계실습 06에서 2차 설계를 완료한 common emitter amplifer를 구현하고, Bias를 측정하였다. Bias가 PSPICE의 결과와 오차율 1% 정도의 정확한 값을 보였지만, 는 13.3%의 큰 오차율을 보였고, 이는 [㎂]라는 매우 작은 단위 때문이라 생각하였다. 는 에 의존하므로 동일하게 큰 오차율을 보였다. max min는 2차 설계를 통해 을 연결하여 95...2025.04.29
-
중앙대 전자회로설계실습 결과보고서72025.01.121. Common Emitter Amplifier의 주파수 특성 이번 실험은 이전 설계실습을 보완하기 위해 ∈ 을 연결한 2차 설계 common emitter amplifier의 주파수 특성과 주파수에 따른 overall gain에 대해 알아보았다. 2차 설계 common emitter amplifier의 Base, Emitter의 Voltage의 오차율 약 1% 미만으로 작은 오차율을 보였지만, base current는 19.95%의 오차율을 보였다. 이는 BJT의 non-linear 특성으로 인한 결과라고 예상한다. 특히 m a...2025.01.12