
총 26개
-
중앙대 전자회로설계실습 결과보고서72025.01.121. Common Emitter Amplifier의 주파수 특성 이번 실험은 이전 설계실습을 보완하기 위해 ∈ 을 연결한 2차 설계 common emitter amplifier의 주파수 특성과 주파수에 따른 overall gain에 대해 알아보았다. 2차 설계 common emitter amplifier의 Base, Emitter의 Voltage의 오차율 약 1% 미만으로 작은 오차율을 보였지만, base current는 19.95%의 오차율을 보였다. 이는 BJT의 non-linear 특성으로 인한 결과라고 예상한다. 특히 m a...2025.01.12
-
Common Emitter Amplifier 설계 예비보고서2025.04.271. Common Emitter Amplifier 설계 이 보고서는 R_{sig} =50 ohm, R_{L} =5k ohm, V_{CC} =12V 인 경우, B=100인 NPN BJT를 사용하여 R_{in}이 k ohm 단위이고 amplifier gain(v_{o} /v_{in})이 -100V/V이며 emitter 저항 사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 보고서에는 회로 설계, 시뮬레이션, 측정 및 특성 분석 등의 내용이 포함되어 있습니다. 1. Common ...2025.04.27
-
중앙대 전자회로 설계 실습 예비보고서 7_Common Emitter Amplifier의 주파수 특성2025.01.111. Common Emitter Amplifier의 주파수 특성 이전 실험의 2차 설계 결과회로에 대하여 모든 커패시터의 용량을 10uF으로 하고 CE 증폭기에 100㎑, 20mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 Simulation하였다. 출력전압의 최대값은 152mV, 최솟값은 -137mV이다. 입력신호의 주파수가 10㎐에서 10㎒까지 변할 때 CE amplifier의 주파수 특성을 PSPICE로 simulation하여 그래프로 그렸다. 입력신호의 주파수가 10㎐에서 Unit gain frequency까지 변...2025.01.11
-
전자회로설계 및 실습6_설계 실습6. Common Emitter Amplifier 설계_예비보고서2025.01.221. Common Emitter Amplifier 설계 Rsig = 1 Ω, RL = 2 kΩ, VCC = 12 V인 경우, β = 100인 NPN BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(Av)이 -100 V/V인 emitter 저항사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평가한다. 설계 과정에서 Early effect를 무시하고 이론부의 overall voltage gain Gv 식을 사용하여 RC를 결정하고, Rin, IC, IB, IE, VC, VE, VB, RE, ...2025.01.22
-
중앙대학교 3학년 1학기 전자회로설계실습 결과보고서6: Common Emitter Amplifier 설계2025.05.141. Common Emitter Amplifier 설계 Common Emitter Amplifier를 설계하였다. 직류 전압에서의 회로에서 Vb, Vc, Ve를 측정한 후 Ic, Ie, Av를 구한 후 simulation 값과 비교하였다. 최대 오차율은 2.27%로 성공적인 실험이었다. 100kHz, 20 mVpp의 주파수를 넣은 실험에서도 같은 과정을 반복하였다. 오차율은 최대 3.21%로 만족스런 실험이었다. 2. BJT 동작 원리 EBJ는 forward bias, CBJ는 reverse bias에 두어 BJT를 active m...2025.05.14
-
전자회로설계실습 실습 7 결과보고서2025.01.041. Common Emitter Amplifier의 주파수 특성 실습을 통해 Common Emitter Amplifier의 주파수 특성을 관찰하였습니다. 주파수를 변화시키면서 입력, 출력 전압과 전압 이득을 측정하였고, 커패시터 값을 변경하여 주파수 응답 특성의 변화를 확인하였습니다. 저주파 영역에서는 측정값과 시뮬레이션 값의 오차가 크게 나타났는데, 이는 저주파 신호에 고주파 노이즈가 섞여 정확한 측정이 어려웠기 때문입니다. 하지만 대역폭 영역에서는 시뮬레이션 결과와 잘 일치하는 것을 확인할 수 있었습니다. 1. Common Em...2025.01.04
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 6 Common Emitter Amplifier 설계2025.05.011. Common Emitter Amplifier 설계 이 보고서는 Emitter 저항을 사용한 Common Emitter Amplifier 회로를 설계하는 내용을 다루고 있습니다. 주요 내용으로는 Early effect를 무시한 상태에서 overall voltage gain 식을 이용하여 부하 저항 RL에 최대 전력이 전달되도록 RC를 결정하는 방법, gm을 구하는 방법, 바이어스 전압 및 전류를 계산하는 방법, 입력 저항 Rin을 구하는 방법, PSPICE 시뮬레이션을 통한 출력 파형 분석, 그리고 입력 저항 추가를 통한 선형성...2025.05.01
-
중앙대학교 전자회로설계실습 예비6. Common Emitter Amplifier 설계 A+2025.01.271. Common Emitter Amplifier 설계 이 문서는 중앙대학교 전자회로설계실습 과정에서 작성된 예비 6번째 실습 보고서입니다. 이 보고서에서는 Emitter 저항을 사용한 Common Emitter Amplifier 회로를 설계하는 과정을 다루고 있습니다. 주요 내용으로는 이론적 계산을 통한 회로 설계, PSPICE 시뮬레이션 결과 분석, 실제 측정 및 특성 분석 등이 포함되어 있습니다. 1. Common Emitter Amplifier 설계 Common Emitter Amplifier는 가장 기본적인 트랜지스터 증폭...2025.01.27
-
전자회로설계실습 6번 예비보고서2025.01.201. Common Emitter Amplifier 설계 이 문서는 NPN BJT를 사용하여 emitter 저항이 있는 Common Emitter Amplifier를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 주요 내용으로는 부하저항 결정, 바이어스 전압 계산, 입력저항 산출, PSPICE 시뮬레이션 결과 분석, 측정 및 특성 분석 등이 포함되어 있습니다. 2. Emitter 저항을 사용한 Common Emitter Amplifier 설계 이 문서에서는 emitter 저항을 사용한 Common Emitter Amplifi...2025.01.20
-
A+ 전자회로설계실습_Common Emitter Amplifier 설계2025.01.211. Common Emitter Amplifier 설계 이 프레젠테이션에서는 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β=100인 NPN BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(υo/υin)이 –100 V/V인 emitter 저항을 사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 설계 과정에서 Early effect를 무시하고 이론부의 overall voltage gain(υo/υsig) Gv에 대한 식을 사용하여 ...2025.01.21