
총 149개
-
실험 13_공통 게이트 증폭기 결과보고서2025.04.281. 공통 게이트 증폭기 공통 게이트 증폭기는 입력 임피던스가 작아 전류를 잘 받아들이는 특성이 있다. 이 실험에서는 공통 게이트 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 2. MOSFET 증폭기 회로 이번 실험에서는 MOSFET을 이용한 기본적인 세 가지 증폭기 중에서 공통 게이트 증폭기에 대한 실험을 진행한다. 실험을 통해 공통 게이트 증폭기의 동작 원리, 전압 이득, 입력-출력 임피던스 등을 확인하였다. 3. 입력-출력 전달 특성 실험회로 1의 입력-출력 전달 특성을 확인하...2025.04.28
-
실험 11. 공통 이미터 접지 증폭기 회로의 특성 실험2025.05.111. 공통 이미터 증폭기 회로 공통 이미터 증폭기 회로의 입력 임피던스, 출력 임피던스, 전류 이득, 전압 이득, 위상반전 특성을 이해할 수 있다. 이미터 접지 증폭기에서 교류전원 쪽에서 바라다본 저항은 이미터 다이오드와 병렬로 연결된 바이어스 저항들이며, 베이스 쪽으로 들여다본 저항은 입력 임피던스로 표시된다. 증폭기의 출력 쪽에서 발생되는 현상을 알아보기 위해 테브닌 회로를 구성하여 테브닌 전압과 테브닌 임피던스를 구할 수 있다. 2. 저항비와 전압비 공통 이미터 증폭기에서 저항비와 전압비가 같은 이유는 옴의 법칙에 의해 이미터...2025.05.11
-
중앙대학교 전자회로설계실습 Common Emitter Amplifier 설계2025.05.101. Common Emitter Amplifier 설계 전자회로 설계 및 실습 예비보고서에서 Common Emitter Amplifier 회로를 설계하는 과정이 설명되어 있습니다. 주요 내용으로는 Emitter 저항을 사용한 Common Emitter Amplifier 회로 설계, 이론부의 overall voltage gain 식을 이용한 부하저항 결정, 바이어스 전압 및 저항 값 계산, PSPICE 시뮬레이션을 통한 출력 파형 분석, 입력 신호 크기 조절을 위한 추가 저항 설계 등이 포함되어 있습니다. 1. Common Emitt...2025.05.10
-
전자공학실험 12장 소오스 팔로워 A+ 예비보고서2025.01.131. 소오스 팔로워 증폭기 소오스 팔로워는 출력 임피던스가 작으므로, 작은 부하 저항을 구동하는 데 많이 사용된다. 이 실험에서는 소오스 팔로워의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통해 확인하고자 한다. 소오스 팔로워 회로에서 입력은 게이트 단자에 인가되고, 출력은 소오스 단자에서 감지된다. 드레인 단자가 공통이므로, 공용 드레인 증폭기라고 할 수 있다. 출력 신호가 입력 신호를 따라가기 때문에 소오스 팔로워'라는 용어를 더 많이 사용한다. 또한, 출력 신호의 DC 레벨이 입력 신호의 DC 레벨에서 Vas...2025.01.13
-
실험 14_캐스코드 증폭기 예비 보고서2025.04.271. 캐스코드 증폭기 이 실험에서는 MOSFET을 이용한 캐스코드 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 캐스코드 증폭기는 공통 소오스 증폭기보다 높은 전압 이득을 얻을 수 있어서 널리 사용되고 있다. 이 실험에서는 캐스코드 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가 회로의 개념을 적용하여 전압 이득을 구한 후, 이를 실험에서 확인하고자 한다. 또한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서도 공부하고, 실험을 통하여 동작을 확인한다. 1. 캐스코드 증폭기 캐스코드 증폭기...2025.04.27
-
실험 10_MOSFET 바이어스 회로 결과 보고서2025.04.281. MOSFET 바이어스 회로 MOSFET을 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가되어야 하며, 이때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC 바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 MOSFET을 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서 공부하고, 실험을 통하여 그 동작을 확인하고자 한다. 2. MOSFET 바이어스 회로 구성 실험회로 1에서 드레인 전압이 8V, 드레인 전류가 1mA가 되도록 R_S, R_1, R_2를 구하였다...2025.04.28
-
전기전자공학실험-공통 소스 트랜지스터 증폭기2025.04.301. 공통 소스 증폭기(Common Source Amplifier) 소스(Source)부분이 접지되어 입력전압과 출력전압의 기준이 되어 공통 소스 증폭기라고 불리며, 입력은 Gate, 출력은 Drain에 연결되어있다. BJT 공통 이미터 증폭기와 유사한데 게이트 방면을 통하여 들여다보는 쪽은 역방향 바이어스가 걸린 접합면이므로 입력 임피던스가 매우 크고 그로 인하여 높은 전류이득과 BJT에 비해 떨어지는 편이지만 전압이득 모두 가질 수 있다. JFET은 입력신호원의 출력 임피던스가 높은 경우에 높은 전류 이득을 얻기 위한 회로에 사...2025.04.30
-
전자회로실험 과탑 A+ 결과 보고서 (실험 14 캐스코드 증폭기)2025.01.291. 캐스코드 증폭기 캐스코드 증폭기는 입력단, 증폭단, 출력 특성으로 구성되어 있다. 입력단의 MOSFET M_1은 소스 팔로워 역할을 하며, 증폭단의 MOSFET M_2는 캐스코드 역할을 한다. 캐스코드 구조는 출력 저항을 크게 만들어 전압 이득을 향상시키며, 채널 길이 변조 효과를 최소화하여 넓은 대역폭에서 동작할 수 있다. 캐스코드 증폭기의 전압 이득은 대략적으로 A_v = g_m * R_D로 나타낼 수 있다. 2. 실험 절차 및 결과 실험에서는 V_GG 값을 변화시키며 출력 전압을 측정하였고, 트랜스컨덕턴스 g_m과 출력 ...2025.01.29
-
[전자공학응용실험]7주차_5차실험_실험 15 다단 증폭기_예비레포트_A+2025.01.291. 다단 증폭기 다단 증폭기의 개념과 등가회로를 설명하고, 다단 증폭기의 전압 이득 계산 방법을 제시하였습니다. 또한 작은 부하 저항을 구동하기 위한 2단 및 3단 증폭기 구성 방법을 설명하였습니다. 2. MOSFET 증폭기 특성 공통 소스 증폭기, 소스 팔로워 증폭기, 공통 게이트 증폭기의 전압 이득, 입력 임피던스, 출력 임피던스 특성을 정리하였습니다. 이를 바탕으로 다단 증폭기 설계 시 고려해야 할 사항을 설명하였습니다. 3. 2단 증폭기 설계 공통 소스 증폭기와 소스 팔로워를 연결한 2단 증폭기 회로를 제시하고, 이 회로의...2025.01.29
-
[전자공학응용실험] 능동부하가 있는 공통 소스증폭기-예비레포트2025.04.261. 능동 부하가 있는 공통 소스 증폭기 이 실험에서는 정전류원 전류 거울을 이용한 능동 부하가 있는 공통 소스 증폭기 회로를 구성하고, 이를 바탕으로 공통 소스 증폭기의 전압 이득을 구하고자 한다. 능동 부하는 아날로그 증폭기에서 널리 사용되고 있으며, 간단한 공통 소스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 2. 공통 소스 증폭기의 전달 특성 곡선 입력에 따라서 M1에 흐르는 전류와 부하에 흐르는 전류가 같아지는 출력을 구할 수 있고, 이를 통해 공통 소스 증폭기의 전달 특성 곡선을 구할 수 있다. 3. 공통 소...2025.04.26