
총 149개
-
전자공학실험 6장 공통 이미터 증폭기 A+ 예비보고서2025.01.131. BJT 소신호 등가회로 BJT 소신호 등가회로는 트랜지스터의 선형적인 증폭을 얻기 위해 소신호 AC 전압을 입력 전압으로 하는 등가 회로 모델이다. 컬렉터 전류 i_c는 g_m에 비례하며, 소신호 출력 전압 v_o의 크기는 r_o에 비례한다. 따라서 r_o는 컬렉터 전류에 반비례한다. 2. 공통 이미터 증폭기의 동작 원리 공통 이미터 증폭기에서 입력 v_I는 베이스-이미터 전압 v_BE이고, 출력 v_0는 컬렉터-이미터 전압 v_CE이다. 베이스-이미터 사이의 소신호 입력 전압에 비례하는 전류가 컬렉터에 흐르고, 이 전류가 출...2025.01.13
-
전자공학실험 20장 연산 증폭기 응용 회로 A+ 예비보고서2025.01.131. 연산 증폭기 응용 회로 이 실험에서는 연산 증폭기를 이용한 응용회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다. 연산 증폭기를 이용하여 비반전 증폭기, 반전 증폭기, 아날로그 전압 덧셈기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다. 2. 반전 증폭기 실험회로 1과 같이 반전 증폭기를 구성하고, 입력 전압의 크기를 변화시키면서 출력 전압과 전압 이득을 측정한다. 이상적인 연산 증폭기와 실제 연산 증폭기의 경우 입력과 출력 사이의 전달 함수를 구하고, PSpice 시뮬레이션을 통...2025.01.13
-
전자공학실험 14장 MOSFET 다단 증폭기 A+ 결과보고서2025.01.151. MOSFET 다단 증폭기 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하였습니다. 실험회로 1에서는 공통 소스 증폭기로 구성된 2단 증폭기 회로를 구현하였고, 실험회로 2에서는 공통 소스 증폭기 2단과 소스 팔로워로 구성된 3단 증폭기 회로를 구현하였습니다. 각 회로에서 MOSFET이 포화 영역에서 동작하는지 확인하고, 소신호 파라미터를 구하여 이론적인 전압 이득을 계산하였습니다. 또한 실험을 통해 측정한 전압 이득을 분석하여 최소 전압 이득 요구사항을 만족하는지 확인하였습니다. 1. MOSFET...2025.01.15
-
울산대학교 전기전자실험 15. 증폭기의 주파수 응답2025.01.121. 증폭기의 주파수 응답 이번 실험에서는 주파수 변화에 따른 증폭기의 이득과 위상 변화를 관찰하였습니다. 저주파 영역에서는 주파수가 증가함에 따라 전압 이득과 위상 차이가 증가하였고, 고주파 영역에서는 전압 이득과 위상이 감소하는 것을 확인할 수 있었습니다. 이러한 관계를 나타내는 그래프를 Bode plot이라고 하며, 이는 증폭기의 주파수 특성을 이해하는 데 중요한 도구입니다. 또한 이론값과 측정값 사이에 오차가 발생한 이유는 그래프를 통해 정확한 주파수를 구하기 어려웠고, 주파수 구간 사이의 값을 알 수 없었기 때문입니다. 1...2025.01.12
-
에너지변환실험 A+레포트_차등증폭기2025.01.131. 단일입력 차동 증폭기 단일입력 차동 증폭기의 출력파형을 입력파형과 비교하고, 위상관계를 살펴본다. 서로 반대의 위상을 갖거나, 차동모드인 두 입력에 대한 차동 증폭기의 출력파형을 관찰하고, 입력파형과의 위상관계를 살펴본다. 2. 차동 증폭기의 출력파형 두 입력신호에 대한 차동 증폭기의 출력파형을 관찰한다. 3. 차동 증폭기의 전압이득 차동 증폭기의 전압이득을 확인한다. 4. 차동 증폭기의 구조 차동 증폭기는 두 개의 입력과 하나의 출력을 갖는 두 개의 트랜지스터로 구성되어 있다. 트랜지스터와 컬렉터의 부하저항으로 브리지를 구성...2025.01.13
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 8장 연습문제 풀이2025.01.021. 공통소스 JFET 증폭기의 전압이득 공통소스 JFET 증폭기의 전압이득을 계산하기 위해 먼저 트랜스컨덕턴스 gm을 계산하고, 이를 이용하여 출력전압을 구한다. 출력전압은 입력전압에 비해 위상이 반전된다. 2. 공통 드레인 JFET 증폭기의 전압이득 공통 드레인 JFET 증폭기의 전압이득을 구하기 위해 교류소스저항 rs를 계산하고, 이를 이용하여 출력전압을 구한다. 출력전압은 입력전압과 동상이다. 3. 공통소스 MOSFET 교류증폭기의 전압이득 공통소스 MOSFET 교류증폭기의 전압이득을 구하기 위해 먼저 트랜스컨덕턴스 gm을 ...2025.01.02
-
A+맞은_전기전자기초실험2_일반실험9_결과보고서_common base,emitter follower2025.05.101. Common Base 증폭회로 전기전자기초실험2 일반실험9 결과보고서에서 Common Base 증폭회로의 동작을 다루고 있습니다. 이론적 계산과 모의실험, 실험 결과를 비교 분석하여 Common Base 증폭회로의 특성을 설명하고 있습니다. 주요 내용으로는 이론적 계산을 통한 전압이득 및 전류 값 도출, OrCAD Capture와 PSpice를 이용한 실험 회로도 및 모의실험 결과, 실험 결과와의 비교 분석 등이 포함되어 있습니다. 2. Emitter Follower 증폭회로 전기전자기초실험2 일반실험9 결과보고서에서 Emit...2025.05.10
-
소오스 팔로워 실험 결과 보고서2025.01.021. 소오스 팔로워 증폭기 소오스 팔로워 증폭기는 전압 이득이 1에 가까운 버퍼 증폭기로 사용됩니다. 이는 입력 임피던스에 비해 매우 낮은 출력 임피던스를 가지고 있어, 신호 전달 시 손실이 거의 발생하지 않아 버퍼 이득이 크다는 장점이 있습니다. 또한 소자의 개수를 줄일 수 있어 비용 절감 효과도 있습니다. 이러한 장점들로 인해 소오스 팔로워가 전압 증폭기로 사용됩니다. 1. 소오스 팔로워 증폭기 소오스 팔로워 증폭기는 전자 회로에서 매우 중요한 역할을 합니다. 이 회로는 입력 신호를 증폭하고 부하에 대한 영향을 최소화하여 출력 ...2025.01.02
-
공통 게이트 증폭기 실험 결과 보고서2025.01.021. 공통 게이트 증폭기 공통 게이트 증폭기는 낮은 입력 저항으로 인해 매우 제한적인 응용을 갖게 된다. 때문에 공통 게이트 증폭기는 낮은 입력 임피던스를 높은 출력 임피던스로 증폭, 혹은 낮은 저항을 가지는 신호원에서 발생하는 고주파 신호를 증폭시키는 데 주로 사용된다. 전압 이득이 크지만 전압 증폭기로 널리 사용되지 않는 이유는 낮은 입력 임피던스 때문이다. 1. 공통 게이트 증폭기 공통 게이트 증폭기는 전자 회로 설계에서 중요한 역할을 합니다. 이 증폭기는 입력 신호를 증폭하여 출력 신호를 생성하는 기능을 수행합니다. 공통 게...2025.01.02
-
능동 부하가 있는 공통 소오스 증폭기의 실험 결과2025.01.021. 공통 소오스 증폭기 공통 소오스 증폭기는 NMOS와 PMOS 트랜지스터를 사용하여 구성된 증폭기 회로입니다. 이 실험에서는 능동 부하가 있는 공통 소오스 증폭기의 특성을 측정하고 분석하였습니다. 실험 결과에 따르면, 입력 전압이 0~3V 범위에서 출력 전압이 일정하게 유지되다가 4V 이상에서 급격히 감소하는 것을 확인할 수 있었습니다. 또한 전압 이득은 약 85V/V로 측정되었습니다. 이러한 결과는 회로 구성 요소의 특성, 바이어싱, 주파수 응답 등 다양한 요인에 의해 영향을 받는 것으로 분석됩니다. 1. 공통 소오스 증폭기 ...2025.01.02