
총 37개
-
BJT의 에미터 바이어스 및 콜렉터 궤환 바이어스 회로2025.01.121. 에미터 바이어스 회로 에미터 바이어스 회로는 고정 바이어스 회로에 저항을 하나 추가한 형태로 만들 수 있으며, 고정 바이어스 회로보다 안정된 동작을 보여준다. 에미터 바이어스 회로에서는 β값이 안정적이라는 것을 관찰할 수 있었다. 2. 콜렉터 궤환 바이어스 회로 콜렉터 궤환 바이어스 회로는 고정 바이어스 회로에서 베이스 저항을 콜렉터로 궤환시킨 구조로, 적은 부품을 사용할 수 있으며 안정된 동작을 보여준다. 콜렉터 궤환 바이어스에서는 I_C값이 안정적이라는 것을 관찰할 수 있었다. 3. 바이어스 회로 비교 7장과 8장에서 실험...2025.01.12
-
서강대학교 22년도 전자회로실험 9주차 결과레포트2025.01.131. MOSFET 특성 및 바이어스 회로 MOSFET은 p-type substrate 위에 n+의 source, drain단자를 구성하고, 채널과 oxide로 분리되어있는 Gate를 이용해 channel에 전류가 흐르는 것을 조절하는 3 terminal device이다. NMOS의 ID – VDC 특성에서 VG가 threshold voltage Vth보다 크다면, n-channel이 형성되어 드레인과 소스 사이에 전류가 흐를 수 있다. 이때 VDS에 따라 MOS의 동작 영역이 triode region과 saturation regio...2025.01.13
-
BJT의 고정 바이어스 및 전압 분배기 바이어스 회로2025.01.121. BJT 바이어스 회로 이번 실험에서는 BJT의 고정 바이어스 회로와 전압 분배기 바이어스 회로를 구성하여 각 소자에 걸리는 전압을 측정하고 전류의 관계를 확인하였다. 고정 바이어스 회로에서는 트랜지스터를 바꾸어가며 측정했을 때 V_C와 I_C에 큰 차이가 발생했지만, 전압 분배기 바이어스 회로에서는 대부분의 값이 일정하게 유지되었다. 이를 통해 전압 분배기 바이어스 회로가 고정 바이어스 회로에 비해 더 안정적인 회로라는 것을 알 수 있었다. 2. 트랜지스터 특성 측정 실험에서는 트랜지스터의 β 값을 측정하고 이론값과 비교하였다...2025.01.12
-
실험 10_MOSFET 바이어스 회로 결과 보고서2025.04.281. MOSFET 바이어스 회로 MOSFET을 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가되어야 하며, 이때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC 바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 MOSFET을 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서 공부하고, 실험을 통하여 그 동작을 확인하고자 한다. 2. MOSFET 바이어스 회로 구성 실험회로 1에서 드레인 전압이 8V, 드레인 전류가 1mA가 되도록 R_S, R_1, R_2를 구하였다...2025.04.28
-
전기전자공학실험-공통 이미터 트랜지스터 증폭기2025.04.301. 공통 이미터 트랜지스터 증폭기 공통 이미터 (common-emitter, CE) 트랜지스터 증폭기 회로는 널리 이용된다. 이 회로는 일반적으로 10에서 수백에 이르는 큰 전압 이득을 얻을 수 있고, 적절한 입력과 출력 임피던스를 제공한다. 교류 신호 전압 이득, 입력 임피던스, 출력 임피던스 등의 특성을 분석하고 측정하는 실험을 수행하였다. 실험 결과를 통해 공통 이미터 증폭회로의 동작 원리와 특성을 이해할 수 있었다. 2. BJT 트랜지스터 모델링 BJT 트랜지스터의 실질적인 역할을 모델링하기 위해 적절한 회로 성분을 선택하...2025.04.30
-
중앙대학교 전자회로설계실습 Common Emitter Amplifier 설계2025.05.101. Common Emitter Amplifier 설계 전자회로 설계 및 실습 예비보고서에서 Common Emitter Amplifier 회로를 설계하는 과정이 설명되어 있습니다. 주요 내용으로는 Emitter 저항을 사용한 Common Emitter Amplifier 회로 설계, 이론부의 overall voltage gain 식을 이용한 부하저항 결정, 바이어스 전압 및 저항 값 계산, PSPICE 시뮬레이션을 통한 출력 파형 분석, 입력 신호 크기 조절을 위한 추가 저항 설계 등이 포함되어 있습니다. 1. Common Emitt...2025.05.10
-
전기전자공학실험-JFET 바이어스 회로2025.04.301. JFET 고정 바이어스 회로 JFET 고정 바이어스 회로의 입력 및 출력 특성을 분석하였습니다. JFET의 드레인 특성곡선과 부하선의 교점이 동작점을 결정하며, 쇼클리 방정식을 이용하여 드레인 전류를 계산할 수 있습니다. 또한 출력단의 전압 VDS를 구할 수 있습니다. 2. JFET 자기 바이어스 회로 JFET 자기 바이어스 회로의 입력 및 출력 특성을 분석하였습니다. 이 회로에서는 VGS가 출력 전류 ID의 함수이며, 고정되지 않습니다. 쇼클리 방정식을 이용하여 드레인 전류를 계산할 수 있으며, 출력단의 전압 VDS, VS,...2025.04.30