
총 92개
-
아날로그 및 디지털 회로 설계실습 결과보고서82025.01.171. PSPICE를 활용한 RS 래치 구현 및 동작 PSPICE를 사용하여 그림 9-1의 회로를 구현 및 동작시키고, 결과값이 아래 실험의 결과값과 같은지 비교하였습니다. V1이 연결된 쪽이 S, V2가 연결된 쪽이 R이고 입력으로 사각파를 주었습니다. S는 연두색 파형으로 0과 1이 10us 주기로 반복되고 R은 파란색 파형으로 1과 0이 10us 주기로 반복됩니다. clk으로 40us까지는 1을 유지하다가 이후에는 0이 되도록 입력하였습니다. 출력파형은 40us까지 S를 따라가다가 40us 시점의 값인 1을 유지하는 파형이 나왔...2025.01.17
-
경희대 전기전자회로 보고서 HW22025.05.051. DC 전압, 저항 회로 시뮬레이션 문제[1]에서는 DC 전압과 저항으로 구성된 간단한 회로를 시뮬레이션하고 전압, 전류, 소비전력을 계산하는 방법을 학습했습니다. Pspice를 처음 사용해보면서 회로 구성 및 기본적인 사용법을 익혔고, 복잡한 회로 해석에도 유용하게 사용될 수 있다는 것을 알게 되었습니다. 2. DC Sweep 분석 문제[2]에서는 전원 전압을 변수로 설정하여 DC Sweep 분석을 수행했습니다. 이를 통해 전압, 전류, 소비전력이 전원 전압 변화에 따라 어떻게 변화하는지 확인할 수 있었습니다. 또한 Point...2025.05.05
-
A+ 연세대학교 기초아날로그실험 2주차 결과레포트2025.05.101. DAQ 실습 myDAQ의 Function Generator, Oscilloscope 기능을 사용하여 Sine 파형, Square 파형, 전압, 전류, 저항, 다이오드 등을 측정하였다. 실험 결과를 통해 각 파형의 특성과 전압, 전류 측정 방법을 확인하였다. 2. PSPICE 시뮬레이션 OrCAD 프로그램을 사용하여 OP 시뮬레이션, DC 시뮬레이션, Parametric 시뮬레이션, Transient 시뮬레이션, FFT 시뮬레이션, AC 시뮬레이션, VPULSE 시뮬레이션 등을 수행하였다. 이를 통해 회로 구성 방법과 각 소자의...2025.05.10
-
[기초전자실험 with pspice] 08 테브난의 정리 예비보고서 <작성자 학점 A+>2025.04.281. 테브난의 정리 테브난의 정리는 '전원이 포함된 회로망은 하나의 등가전압 및 직렬로 연결된 등가저항으로 바꿀 수 있다'로 정의된다. 이렇게 만들어진 회로를 테브난 등가회로라 한다. 테브난 등가회로를 만들 때 전압원과 저항이 직렬로 연결되게 만드는데, 이는 전압분배법칙은 직렬연결에서 사용되기 때문에 직렬로 등가회로를 만들면 외부에 연결되는 저항에 걸리는 전압의 크기를 구할 수 있기 때문이다. 2. 테브난 등가회로 구하는 과정 테브난 등가회로를 구하는 과정은 다음과 같다: 1. 전류 또는 전압을 구하려는 연결점이나 부품을 개방된 단...2025.04.28
-
[기초전자실험 with pspice] 16 미분회로와 적분회로(미적분회로) 결과보고서 <작성자 학점 A+>2025.04.281. 미분회로 실험1,2는 미분회로 실험이다. Pspice 시뮬레이션과 같이 실험1에서 RC미분회로의 구형파와 정현파의 미분파형이 오실로스코프를 통해 출력되는 것을 볼 수 있다. 실험2에서도 마찬가지로 RL미분회로의 구형파와 정현파의 미분파형이 오실로스코프를 통해 출력되는 것을 볼 수 있다. 2. 적분회로 실험3,4는 적분회로 실험이다. 실험3또한 시뮬레이션 한 것과 같이 RC적분회로의 오실로스코프를 통해 구형파와 정현파의 적분파형이 출력되는 것을 볼 수 있다. 또한 실험4를 통해 RL적분회로의 오실로스코프를 통해 구형파와 정현파의...2025.04.28
-
[기초전자실험 with pspice] 17,18 RC RL 직렬회로 병렬회로 결과보고서 <작성자 학점 A+>2025.04.281. RC 직렬회로 실험1에서 RC 직렬회로의 위상차를 측정하였다. 이론적으로 약 90도의 위상차가 예상되었으나, 실제로는 77.7도의 위상차가 발생하였다. 오실로스코프로 주기를 측정할 때 프로브를 움직이지 않아도 주기가 계속 변화하여 오차가 발생하였고, 절대차를 측정할 때 커서를 정확히 맞추기 어려워 오차가 발생하였다. 2. RL 직렬회로 실험2에서 RL 직렬회로의 위상차를 측정하였다. 이론적으로 약 90도의 위상차가 예상되었고, 실제로는 24도의 위상차가 발생하였다. 실험1과 마찬가지로 오실로스코프 사용에 따른 오차가 발생하였다...2025.04.28
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 6. 위상 제어 루프(PLL)2025.04.291. 위상 제어 루프(PLL) 위상 제어 루프는 위상 검출기(Phase Detector), 루프 필터(Loop Filter), 전압 제어 발진기(Voltage Controlled Oscillator)로 이루어져 있습니다. 전압 제어 발전기의 출력 위상을 입력 신호의 위상과 비교하여 두 입력의 위상 차이를 가지고 전압 제어 발진기를 제어하는 피드백 시스템입니다. 위상 제어 루프는 위상을 조절할 수 있다는 특징이 있으므로 주로 통신 분야에서 사용됩니다. 2. 위상 검출기 위상 검출기(Phase Detector)는 발진기의 입력과 출력 ...2025.04.29
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 8. MOSFET Current Mirror 설계2025.04.301. 단일 Current Mirror 설계 설계실습 8. MOSFET Current Mirror 설계 목적: N-Type MOSFET을 이용하여 특정 Reference 전류가 흐를 수 있는 단일 Current Mirror와 Cascode Current Mirror를 설계 및 측정하여, Current Mirror를 이용한 전류원의 전기적 특성을 이해한다. 단일 Current Mirror 설계에서는 2N7000 MOSFET을 이용하여 Vcc=VDD=10V, IREF=10mA인 전류원을 설계하고, PSPICE 시뮬레이션을 통해 전압, 전...2025.04.30
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 결과보고서 2. Op Amp의 특성측정 방법 및 Integrator 설계2025.04.301. Op Amp의 특성 측정 Op Amp의 두 입력단자에 ground를 연결하고 출력파형을 관찰하였고 Offset Voltage가 증폭되어 나온 출력 -12.5V를 확인했다. Op Amp에 공급하는 전압 이상으로 증폭할 수 없으므로 출력이 Saturation되는 결과가 나타났다. 2. Integrator 설계 R = =1 kΩ, C = 0.47 F의 Integrator를 설계하고, input pulse로 2V, 250Hz의 사각파를 인가하고 2ms 뒤의 출력파형을 관찰하였다. PSPICE 시뮬레이션 결과와는 출력전압의 크기에서 차...2025.04.30
-
중앙대학교 전자회로설계실습 예비7. Common Emitter Amplifier의 주파수 특성 A+2025.01.271. Common Emitter Amplifier의 주파수 특성 이 실습에서는 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성을 분석하였습니다. Rsig = 50Ω, RL = 5kΩ, VCC = 12V인 경우, β = 100인 BJT를 사용하여 Rin이 kΩ 단위이고 amplifier gain(υo/υin)이 100 V/V인 증폭기를 설계하였습니다. 입력 신호로 100 kHz, 20 mVpp 사인파를 사용하였으며, PSPICE 시뮬레이션을 통해 회로의 전압, 전류 및 출력 파형을 분석하였습니다...2025.01.27