
총 89개
-
광전자공학실험1 PCB 회로설계 (중간고사 평가)2025.04.251. PCB 회로설계 PCB 회로설계 중간고사를 위해 인터넷을 찾아보면서 전자캐드 기능사 실기 회로를 찾아서 회로를 만들었습니다. OPAMP 회로를 처음 접하게 되었는데 새로운 소자를 사용해보는 데 그전에 배웠던 오실레이터와 제너레이터를 연습하다 보니 실력이 많이 늘었습니다. 전자캐드 기능사 실기 OPAMP 회로도를 찾아서 Pspice에 회로를 만들어 주었고, Orcad 파일 생성 확인을 위해 거버파일 위치 및 거버파일을 생성하였습니다. 2. OPAMP 회로 OPAMP 회로를 처음 접하게 되었는데 새로운 소자를 사용해보는 데 그전에...2025.04.25
-
중앙대 전자회로설계실습 결과보고서22025.01.121. Op Amp의 특성 측정 이번 실험에서는 이상적인 op amp가 아닌 경우 발생하는 offset voltage와 slew-rate에 대하여 직접 측정하고 이론값과 비교를 진행해보았다. 실험결과는 이론값과 크게 다르지 않았으나 실험 4.1(B)에서 출력파형이 크게 요동쳐 적당한 평균 값을 찾기가 어려웠으며 실험값으로 구한 offset voltage의 값도 차이가 있음을 확인할 수 있었다. 또한 실험 4.2(A)에서 osilloscope와 연결된 cable의 문제로 출력 파형이 제대로 나오지 않아 어려움이 있었다. 노후된 기계들로...2025.01.12
-
[기초전자실험 with pspice] 05 직렬과 병렬 결과보고서 <학점 A+ 받음>2025.04.281. 직렬 회로 직렬 연결 실험에서 a점과 b점에서 측정한 전류는 값이 같고, 전압은 순으로 크게 나타났다. 전하량 보존 법칙에 의해 회로에 전류가 흐를 때 전하는 새로 생기거나 없어지지 않기 때문에 a점과 b점에서 측정한 전류의 크기는 같다. 전압의 경우 전압과 저항은 비례하기 때문에 위와 같은 결과가 나왔다. 저항의 합도 약간의 오차가 있지만 이론값과 거의 비슷하였다. 2. 병렬 회로 병렬 연결 실험에서 a~b간의 전압과 c~d간의 전압의 크기는 거의 같았다. 이는 병렬 연결이라 전위차가 같기 때문이다. 가지전류는 각각 전류의 ...2025.04.28
-
[기초전자실험 with pspice] 08 테브난의 정리 예비보고서 <작성자 학점 A+>2025.04.281. 테브난의 정리 테브난의 정리는 '전원이 포함된 회로망은 하나의 등가전압 및 직렬로 연결된 등가저항으로 바꿀 수 있다'로 정의된다. 이렇게 만들어진 회로를 테브난 등가회로라 한다. 테브난 등가회로를 만들 때 전압원과 저항이 직렬로 연결되게 만드는데, 이는 전압분배법칙은 직렬연결에서 사용되기 때문에 직렬로 등가회로를 만들면 외부에 연결되는 저항에 걸리는 전압의 크기를 구할 수 있기 때문이다. 2. 테브난 등가회로 구하는 과정 테브난 등가회로를 구하는 과정은 다음과 같다: 1. 전류 또는 전압을 구하려는 연결점이나 부품을 개방된 단...2025.04.28
-
전자회로실험 과탑 A+ 예비 보고서 (실험 12 소오스 팔로워)2025.01.291. 소오스 팔로워 회로 소오스 팔로워 회로는 입력 신호를 거의 변형 없이 전달하면서 출력 저항을 낮추고 전류를 증폭해 부하를 안정적으로 구동하는 데 사용된다. 이 회로의 주요 특성은 입력과 출력의 관계, 전압 이득, 출력 저항 감소, 전류 이득 등이다. 2. MOSFET 특성 실험에서는 MOSFET의 특성을 이용한 소오스 팔로워 회로를 분석하였다. MOSFET의 문턱 전압, 트랜스컨덕턴스, 출력 저항 등의 특성을 확인하고, 이를 바탕으로 소신호 등가회로를 구성하였다. 3. 입력-출력 전달 특성 입력 전압 변화에 따른 출력 전압의 ...2025.01.29
-
전자회로설계 및 실습8_설계 실습8. MOSFET Current Mirror 설계_예비보고서2025.01.221. 단일 Current Mirror 설계 N-Type MOSFET을 이용하여 특정 Reference 전류가 흐를 수 있는 단일 Current Mirror를 설계 및 측정하여, current mirror를 이용한 전류원의 전기적 특성을 이해한다. 2N7000 MOSFET을 사용하여 VCC=VDD=5V, IREF=10mA인 전류원을 설계한다. 2N7000의 데이터시트를 이용하여 kn'W/L을 구하고, IREF=10mA를 만족시키는 VGS와 R값을 계산한다. 또한 M이 Saturation 영역에서 동작하기 위한 조건과 RL의 최대값을 ...2025.01.22
-
심전도 (ECG) 필터 설계2025.04.291. 계측증폭기 설계 계측증폭기는 세 개의 op-amp를 사용하여 설계되었습니다. 입력 신호를 약 100배 증폭하기 위해 저항 값을 조정하였습니다. 2. 협대역차단필터 설계 협대역차단필터는 op-amp를 이용하여 설계되었습니다. 60Hz 주파수 대역을 잘 차단하는 것을 확인할 수 있었습니다. 3. 대역통과필터 설계 대역통과필터는 저역통과필터와 고역통과필터가 혼합된 형태로 설계되었습니다. 0.5Hz~100Hz 대역의 심전도 신호를 통과시키도록 설계하였습니다. 4. PSPICE 해석 및 검증 PSPICE 시뮬레이션 결과, 60Hz 잡음...2025.04.29
-
Op Amp를 이용한 다양한 Amplifier 설계 결과보고서 중앙대학교 전자회로설계및실습2025.04.271. Op Amp 증폭기 설계 Op Amp는 고입력 저항, 저출력 저항, 높은 개방 이득이 특징이며 +입력단자와 -입력단자간 전압차를 증폭시키는 기능을 지닌 증폭기이다. 실험을 통해 Inverting/non-Inverting Amplifier 설계를 수행하고 입출력 전압을 측정하여 이득을 계산하고 이론값과 비교하였다. 또한 입출력 전압이 동일할 때의 주파수를 측정하고 왜곡되기 전 출력파형을 측정하였다. 2. Inverting Amplifier 동작 Inverting Amplifier를 구현하고 입력전압과 출력전압을 측정하였다. 설계...2025.04.27
-
전자회로설계실습 2번 예비보고서2025.01.201. Op Amp의 특성 측정 Op Amp의 offset 전압과 slew rate를 측정하는 회로, 적분기를 설계, 구현, 측정, 평가한다. 이상적인 Op Amp를 가정할 경우 출력전압은 0V가 되지만 실제 Op Amp의 경우에는 Op Amp 내부에 Offset voltage가 존재하므로 출력전압이 0V가 아니다. Offset voltage를 측정하기 위해 이상적인 Op Amp를 사용하여 Inverting Amplifier를 설계하고, 두 입력 단자를 접지하여 출력전압을 측정하여 offset voltage를 구한다. Slew rat...2025.01.20
-
아날로그 및 디지털 회로 설계실습 결과보고서82025.01.171. PSPICE를 활용한 RS 래치 구현 및 동작 PSPICE를 사용하여 그림 9-1의 회로를 구현 및 동작시키고, 결과값이 아래 실험의 결과값과 같은지 비교하였습니다. V1이 연결된 쪽이 S, V2가 연결된 쪽이 R이고 입력으로 사각파를 주었습니다. S는 연두색 파형으로 0과 1이 10us 주기로 반복되고 R은 파란색 파형으로 1과 0이 10us 주기로 반복됩니다. clk으로 40us까지는 1을 유지하다가 이후에는 0이 되도록 입력하였습니다. 출력파형은 40us까지 S를 따라가다가 40us 시점의 값인 1을 유지하는 파형이 나왔...2025.01.17