
총 244개
-
아날로그 및 디지털 회로 설계 실습 (결과) - 래치와 플립플롭2025.01.291. RS 래치 PSPICE를 사용하여 RS 래치 회로를 구현하고 동작을 확인했습니다. Clk=1일 때 S, R 입력에 따라 Q, Q'의 출력이 변화하는 것을 관찰했고, Clk=0일 때는 이전 Clk=1 상태가 유지되는 것을 확인했습니다. 실험 결과는 이론적인 동작과 일치했습니다. 2. RS 플립플롭 RS 래치 회로에 TTL 7400, 7404 소자를 추가하여 RS 플립플롭을 구현하려 했습니다. 하지만 전체 회로를 연결했을 때는 정상 동작하지 않았습니다. 다만 RS 래치 부분과 그 이전 회로 부분은 각각 정상 동작했기 때문에 회로 ...2025.01.29
-
[예비보고서] 1.초전형 적외선 센서2025.04.251. 초전형(Pyroelectric) 적외선 센서 초전형 적외선 센서(RE200B)와 증폭기 사이에 신호를 전달하는 High-Pass Filter(DC-block, 3-dB freq.=5 Hz)를 R과 C를 이용하여 설계하였다. C 값은 10uF로 고정되어 있으며, R 값은 3.183kΩ으로 설계하였다. 또한 Op-amp 반전증폭기를 2-stage로 연결하여 적외선 센서의 출력신호에 변화가 생길 경우 그 신호를 10000 V/V로 증폭시키는 회로를 설계하였다. 마지막으로 Op-amp의 출력신호를 이용하여 센서의 움직임 검출 신호를 ...2025.04.25
-
RC회로의 시정수 측정회로 및 방법설계 결과보고서 (보고서 점수 만점/A+)2025.04.251. RC회로의 시정수 측정 주어진 시정수를 갖는 RC회로를 만들어 설계하고 충전, 방전하며 전압을 측정하는 실험을 하였다. 완전한 충방전이 일어나도록 하는 전압과 시간 상수를 주기로 갖는 전압을 인가한 상태에서 오실로스코프를 통해 저항과 커패시터의 파형을 확인할 수 있었다. 2. DMM의 내부저항 측정 22MΩ 저항을 연결하고 DMM으로 전압을 측정하여 DMM의 내부저항을 계산하였다. DMM의 내부저항이 10MΩ에 근사하게 측정되었으며, 직렬로 큰 저항이 연결된 회로에서 DMM으로 전압을 측정할 경우 실제 전압과 다를 수 있다는 ...2025.04.25
-
OP-AMP 반전, 비반전 증폭기 예비보고서2025.04.271. OP-AMP 증폭기의 기본 동작 원리 OP-AMP 증폭기의 기본 동작 원리를 이론적으로 해석하고, 기본 회로의 동작을 이해한다. 이를 바탕으로 실험 회로를 꾸미고 실험 결과를 통해 이론에서 해석했던 내용을 확인한다. 2. 실험 장비 사용법 멀티미터, 직류 전원 장치, Breadboard, 오실로스코프, Passive Probe 등 실험에 사용되는 장비의 사용법을 설명한다. 3. 연산 증폭기의 이상적인 특성 연산 증폭기의 이상적인 특성으로 전압이득 무한대, 대역폭 무한대, 입력 임피던스 무한대, 입력 전류 0, 출력 임피던스 0...2025.04.27
-
BJT와 MOSFET을 사용한 구동(switch)회로 예비보고서2025.04.271. BJT와 MOSFET을 이용한 RTL switch 회로 설계 및 구현 이 보고서는 BJT와 MOSFET을 이용하여 TTL 레벨의 전압(5V)으로 동작하는 RTL switch 회로를 설계하고 구현하여 relay 또는 LED를 구동하고 그 동작을 측정 및 평가하는 것을 목적으로 합니다. 실습에 필요한 준비물과 회로 설계 과정, 측정 방법 등이 자세히 설명되어 있습니다. 1. BJT와 MOSFET을 이용한 RTL switch 회로 설계 및 구현 BJT(Bipolar Junction Transistor)와 MOSFET(Metal-Ox...2025.04.27
-
침입자 경보기 회로 실험2025.04.281. 트랜지스터 트랜지스터를 이용하여 부저까지 전류가 흘러가면 부저가 작동되어 침입자가 들어오는 것을 알 수 있는 회로입니다. 트랜지스터의 베이스와 이미터 간의 전압이 0.6V 정도 되면 컬렉터와 이미터 간의 도통이 되어 전압강하가 0.1V로 낮아지고, 나머지 8.9V의 전압이 부저에 걸려 부저가 울리게 됩니다. 2. 회로 작동 원리 창문의 전선이 끊어졌을 때 트랜지스터의 베이스와 이미터 간의 전압이 0.6V 정도 되면 컬렉터와 이미터 간의 도통이 되어 전압강하가 0.1V로 낮아지고, 나머지 8.9V의 전압이 부저에 걸려 부저가 울...2025.04.28
-
Thevenin 등가회로 설계 / 전기회로설계실습 예비보고서 중앙대 42025.05.021. Thevenin 등가회로 설계 이 보고서는 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하는 실험에 대한 것입니다. 보고서에는 KVL을 적용하여 각 전류 I1, I2, I3를 계산하고, Thevenin 등가회로의 Vth와 Rth를 구하는 과정이 자세히 설명되어 있습니다. 또한 실험 방법과 측정 결과에 대해서도 기술되어 있습니다. 1. Thevenin 등가회로 설계 Thevenin 등가회로 설계는 전기 회로 분석에 있어 매우 중요한 개념입니다. Thevenin 등가회로는 복잡한 회로를 간단한 등가...2025.05.02
-
중앙대 Common Emitter Amplifier 설계 예비보고서2025.05.051. Gain Gain은 출력이 입력과 닮은꼴 일 때만 의미가 있다. 그러나 입력전압이 10 mVpp인 경우 출력파형이 왜곡(distortion) 되므로 gain의 의미가 없어진다. 2. 입력신호 크기 감소 입력신호의 크기를 줄이기 위하여 단자와 접지 사이에 50 Ω보다 작은 저항을 연결한 회로에 대하여 전압 이득이 95% 이상이 되도록 저항을 PSPICE로 구한다. 이 저항과 function generator 출력저항 50 Ω은 voltage divider가 되어 증폭기의 입력전압이 낮아지므로 overall voltage gain...2025.05.05
-
디지털 논리실험 4주차 예비보고서2025.05.061. 멀티플렉서와 부호기(encoder)의 차이 멀티플렉서는 복수의 입력 값 중 하나를 선택하여 출력 값으로 내보내는 회로이다. 반면에 부호기(encoder)는 2^n개의 정보를 입력으로 받아 n개의 출력 값을 가지는 회로이다. 두 장치는 출력선의 개수와 선택선의 유무에 있어 차이가 있다. 2. 4-to-1 Multiplexer 74153, 2-to-1 Multiplexer 74157, 1-of-4Decoder 74139, 3-INPUT AND 게이트 7411의 datasheet 확인 각각의 datasheet를 통해 Vcc 또는 G...2025.05.06
-
전기회로실험 A+ 5주차 결과보고서(키르히호프 전압법칙)2025.05.071. 키르히호프 전압법칙 직렬 연결된 저항기에 걸리는 전압강하의 합과 인가전압 사이의 관계를 구하고, 실험적으로 확인하였다. 키르히호프의 전압법칙은 복잡한 전기회로의 해석에 이용되며, 폐회로 내의 전압강하의 합은 인가전압과 같다는 것을 확인하였다. 2. 키르히호프 전류법칙 회로 내 임의의 접합점에서 유입전류와 유출전류 사이의 관계를 구하고, 실험적으로 입증하였다. 키르히호프 전류법칙에 따르면 한 접합점에서 유입전류와 유출전류의 대수적 합은 0이 된다는 것을 확인하였다. 3. 직-병렬회로 설계 3개의 병렬가지 전류 비율이 1:2:3이...2025.05.07