
총 115개
-
전기전자공학실험-다단 증폭기 RC 결합2025.04.301. RC 결합 JFET 다단 증폭기 다단으로 연결된 증폭기의 전압이득은 서로 연결된 증폭기의 전압이득의 곱이다. RC 결합은 커패시터를 이용해 직류 성분을 차단하고 교류 성분만 전달하는 결합 방식이다. 각각의 증폭 회로에서 독자적인 바이어스 전압을 선택할 수 있으나 결합 커패시터의 리액턴스가 주파수의 영향을 받기 때문에 두 증폭기 간 교류 신호 전달이 주파수의 영향을 받아 전체 증폭 회로의 이득이 주파수에 따라 변할 수 있다. 2. BJT와 JFET의 차이점 BJT와 비교하면 FET의 종류는 더 다양하다. 모든 FET는 매우 높은...2025.04.30
-
서강대학교 22년도 전자회로실험 5주차 결과레포트 (A+자료)2025.01.121. 바이폴라 트랜지스터 BJT 바이폴라 트랜지스터는 두개의 pn 접합이 연결된 구조로, 세개의 단자 베이스, 이미터, 콜렉터가 있다. 바이폴라 트랜지스터의 전압-전류 특성은 IC와 IB의 비를 β라고 하며, 보통 100~200의 큰 값을 가진다. 하지만 IE와 IC의 비인 α는 1에 매우 가까운 수치가 된다. BJT는 VCE, VBE에 따라 동작 영역이 바뀌게 되는데, 일반적으로 가장 많이 BJT를 활용할 수 있는 영역은 능동영역으로, VCE가 VCEsat (=0.4V) 이상이고, VBE는 다이오드의 턴온전압과 비슷한 0.7V 이...2025.01.12
-
전자회로설계 및 실습11_설계 실습11. Puch-Pull Amplifier 설계_예비보고서2025.01.221. Classic Push-Pull Amplifier 특성 Push-Pull 증폭기의 Dead Zone과 Crossover distortion 현상을 파악하고 이를 제거하는 방법에 대해 실험한다. PSpice 시뮬레이션을 통해 입출력 transfer characteristic curve와 입출력 파형을 확인하여 Dead Zone과 Crossover distortion 현상을 이해한다. 2. Feedback loop와 OP-amp를 이용한 Push-Pull Amplifier 특성 Push-Pull 증폭기 출력을 OP Amp의 (-)...2025.01.22
-
전자회로실험 과탑 A+ 예비 보고서 (실험 15 다단 증폭기)2025.01.291. 다단 증폭기 다단 증폭기는 여러 증폭 단을 직렬로 연결하여 신호를 순차적으로 증폭하는 방식으로, 각 증폭 단이 가진 장점을 결합해 더 높은 전압 이득과 신호 증폭을 달성할 수 있다. 다단 증폭기의 주요 이론적 해석에는 전압 이득, 입출력 임피던스, 주파수 응답, 바이어스 설정, 잡음 및 왜곡 등이 포함된다. 다단 증폭기는 높은 전압 이득을 얻을 수 있지만, 주파수 응답 저하, 잡음 증폭, 왜곡 등의 문제가 발생할 수 있으므로 이러한 요소들을 고려하여 설계해야 한다. 2. 공통 소스 증폭기 실험에서는 MOSFET을 이용한 공통 ...2025.01.29
-
중앙대학교 전자회로설계실습 예비7. Common Emitter Amplifier의 주파수 특성 A+2025.01.271. Common Emitter Amplifier의 주파수 특성 이 실습에서는 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성을 분석하였습니다. Rsig = 50Ω, RL = 5kΩ, VCC = 12V인 경우, β = 100인 BJT를 사용하여 Rin이 kΩ 단위이고 amplifier gain(υo/υin)이 100 V/V인 증폭기를 설계하였습니다. 입력 신호로 100 kHz, 20 mVpp 사인파를 사용하였으며, PSPICE 시뮬레이션을 통해 회로의 전압, 전류 및 출력 파형을 분석하였습니다...2025.01.27
-
Semiconductor Op Amp 실험 보고서 (A+)2025.01.241. OP AMP(Operational Amplifier 연산 증폭기) OP AMP는 가장 큰 전압 이득을 가지며 +입력단자와 입력단자 간의 전압 차를 이용한 증폭기이다. OP AMP는 입력단자, +입력단자, 정측 전원단자, 부측 전원단자, 출력 단자 총 5개의 단자로 구성되어 있다. 2개의 입력단자 중에 입력단자에 입력 신호를 가하면 입력과는 반대되는 상태의 신호가 출력되고, +입력단자에 입력 신호를 가하면 같은 상태의 신호가 출력된다. 따라서 입력단자를 반전 입력, +입력단자를 비반전 입력이라 칭한다. 2. 반전 증폭기 반전 증...2025.01.24
-
전자공학실험 5장 BJT 바이어스 회로 A+ 예비보고서2025.01.131. BJT 바이어스 회로 BJT를 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가되어야 하며, 이때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC 바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 BJT를 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해 알아보고, 실험을 통하여 동작을 확인하고자 한다. 2. 전압분배 바이어스 회로 일반적으로 증폭기의 동작점을 잡아주기 위해서는 바이어스 회로가 필요하다. 가장 기본적인 전압분배 바이어스 회로는 저항 RB1 또는 R...2025.01.13
-
전자공학응용실험 7주차 5차 실험 공통 소오스 증폭기 결과 레포트2025.01.291. 다단 증폭기의 입력단과 출력단 조건 다단 증폭기의 입력단에서는 입력 임피던스가 커야 입력 전압이 많이 걸려 신호가 다음 단으로 잘 넘어간다. 출력단에서는 출력 임피던스가 부하 저항보다 매우 작아야 부하에 전압이 많이 걸리면서 출력 전압이 커지게 된다. 2. 다단 증폭기의 전압 이득 감소 이유 각 단의 출력 전압은 다음 증폭기에 연결될 때 다음 단의 저항에 의해 전압 분배가 일어나게 되어 최종 단의 전압 이득이 각 단마다 전압 분배가 된만큼 감소하여 나타나게 된다. 3. 실험 회로 변경 이유 처음 50kΩ 저항으로 진행하였을 때...2025.01.29
-
[전자회로응용] Two stage CS amplifier circuit 결과레포트 (만점)2025.01.281. Two stage CS amplifier circuit 이 실험에서는 Two stage CS amplifier circuit을 구현하고 이론적으로 계산한 전압이득과 시뮬레이션 및 측정값을 비교하는 것이 목표입니다. 1단 CS 증폭기의 전압이득은 -gm*RL/(1+gm*RL)이고, 2단 CS 증폭기의 전압이득은 -gm*RL/(1+gm*RL)입니다. 따라서 전체 전압이득은 1단과 2단의 전압이득을 곱한 값이 됩니다. Multisim과 MyDAQ을 사용하여 회로를 구성하고 Oscilloscope로 입출력 파형을 확인하여 이론값과 비...2025.01.28
-
전자회로실험 과탑 A+ 결과 보고서 (실험 14 캐스코드 증폭기)2025.01.291. 캐스코드 증폭기 캐스코드 증폭기는 입력단, 증폭단, 출력 특성으로 구성되어 있다. 입력단의 MOSFET M_1은 소스 팔로워 역할을 하며, 증폭단의 MOSFET M_2는 캐스코드 역할을 한다. 캐스코드 구조는 출력 저항을 크게 만들어 전압 이득을 향상시키며, 채널 길이 변조 효과를 최소화하여 넓은 대역폭에서 동작할 수 있다. 캐스코드 증폭기의 전압 이득은 대략적으로 A_v = g_m * R_D로 나타낼 수 있다. 2. 실험 절차 및 결과 실험에서는 V_GG 값을 변화시키며 출력 전압을 측정하였고, 트랜스컨덕턴스 g_m과 출력 ...2025.01.29