
총 381개
-
전압 체배 회로의 동작 원리와 회로 구성2025.01.131. 전압 체배 회로의 동작 원리 실리콘 반파 정류회로의 단점인 DC 전압 제한을 극복하기 위해 전압 체배 회로를 사용한다. 입력 전압의 정 반주기 동안 각 캐패시터가 충전되어 최종적으로 입력 전압의 2배 크기의 DC 전압을 출력할 수 있다. 이때 C3의 정격 전압이 C1, C2보다 높아야 하는 이유는 C3에서 C1과 C2의 충전 전압을 합친 전압을 충전해야 하기 때문이다. 2. 직렬 전압 체배 회로 직렬 전압 체배 회로는 입력 전압의 부 반주기와 정 반주기에 각각 다른 캐패시터가 충전되어 최종적으로 입력 전압의 4배 크기의 DC ...2025.01.13
-
전자공학실험 1장 PN 접합 다이오드 및 제너 다이오드 A+ 예비보고서2025.01.131. PN 접합 다이오드의 기본 구조와 동작 원리 PN 접합 다이오드는 p형 반도체와 n형 반도체의 접합으로 만들어지는 비선형 소자이다. 다이오드는 극성 소자로서 양단에 걸리는 전압에 따라 전류 특성이 변한다. 다이오드의 양극이 음극보다 전압이 높으면 순방향 바이어스 전압이 인가되었다고 하고, 양극에서 음극으로 전류를 흘리게 된다. 반대로 음극이 양극보다 전압이 높게 된다면 역방향 바이어스 전압이 인가되었다고 하고 양단 사이에 전류가 흐르지 않게 된다. 2. PN 접합 다이오드의 동작 영역과 전류-전압 특성 PN접합 다이오드는 양단...2025.01.13
-
서강대학교 22년도 전자회로실험 11주차 결과레포트2025.01.131. 전류원 및 전류미러 전자회로실험 예비/결과 보고서실험 11주차. 전류원 및 전류미러/MOSFET 차동 증폭기분반조학번이름시작15:00종료17:30실험시작/종료시간 기재(통계목적임)예비보고서는 아래 각 문항 중 (예비)라고 되어 있는 부분을 수행하여 작성한다.결과보고서는 측정결과 및 분석을 추가하고, 설계과제를 수행하여 결과를 작성한다.회로 구성 사진 및 측정화면 사진은 실험 조원의 학생증 등 ID 가 보이도록 촬영함 2. MOSFET 차동 증폭기 전자회로실험 예비/결과 보고서실험 11주차. 전류원 및 전류미러/MOSFET 차동...2025.01.13
-
전자회로실험 과탑 A+ 예비 보고서 (실험 1 pn 접합 다이오드 및 제너 다이오드)2025.01.291. PN 접합 다이오드 PN 접합 다이오드는 P형과 N형 반도체의 접합으로 형성되며, 전류를 한 방향으로만 흐르게 하는 역할을 한다. 순방향 전압이 가해지면 다이오드가 켜지며 저항이 작아지지만, 역방향 전압이 가해지면 꺼지면서 저항이 매우 커진다. 이 실험에서는 PN 접합 다이오드의 동작 특성을 이해하고, 전압과 전류의 특성을 확인하고자 한다. 2. 제너 다이오드 제너 다이오드는 PN 접합 다이오드와 달리 항복 영역을 활용하는 소자로, 양단 사이의 전압이 -V_ZK보다 작을 때 역방향으로 많은 전류가 흐르는 특성을 보인다. 이 실...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 8 공통 베이스 증폭기)2025.01.291. 공통 베이스 증폭기 공통 베이스 증폭기는 베이스를 공통 단자로 사용하는 트랜지스터 증폭기 회로로, 주로 고주파 증폭기로 사용된다. 이 회로에서 입력 신호는 이미터에 인가되며, 출력 신호는 컬렉터에서 얻어진다. 베이스는 고정된 전압을 유지하며 입력과 출력 사이에서 공통 노드로 동작한다. 공통 베이스 회로는 전압 증폭에는 유리하며, 입력 신호에 비해 출력 신호가 크게 증폭된다. 또한 입력 임피던스가 매우 낮고 출력 임피던스가 비교적 높다. 2. 공통 베이스 증폭기의 특성 공통 베이스 증폭기의 특성은 다음과 같다: 1) 전류 이득은...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 14 캐스코드 증폭기)2025.01.291. 캐스코드 증폭기 캐스코드 증폭기는 고주파 증폭에서 자주 사용되는 구조로, 출력 저항을 증가시키고 고주파 특성을 개선하는 데 효과적이다. 이 회로는 두 개의 MOSFET을 사용하여, 첫 번째 트랜지스터가 신호를 증폭하고, 두 번째 트랜지스터가 출력을 처리하는 방식으로 동작한다. 캐스코드 증폭기의 전압 이득은 대략적으로 A_v = g_m * R_D로 나타낼 수 있으며, 캐스코드 구조 덕분에 매우 크게 나타날 수 있다. 캐스코드 증폭기는 주로 고주파 증폭기와 대역폭이 중요한 회로에서 자주 사용되며, 신호 왜곡이 적고 안정적인 성능을...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 17 능동 부하가 있는 공통 소오스 증폭기)2025.01.291. 능동 부하가 있는 공통 소오스 증폭기 이 실험에서는 능동 부하가 있는 공통 소오스 증폭기 회로를 구성하고, 전압 이득을 구하는 것이 목적이다. 능동 부하는 아날로그 증폭기에서 널리 사용되며, 간단한 공통 소오스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 능동 부하가 있는 공통 소오스 증폭기는 일반 저항 대신 MOSFET을 부하로 사용하여 출력 임피던스를 크게 만들고, 높은 전압 이득을 제공한다. 이 회로는 고성능이 요구되는 증폭 회로에서 사용되며, 작은 입력 변화에도 큰 출력 증폭을 가능하게 하는 장점이 있다. 2...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 18 증폭기의 주파수 응답 특성)2025.01.291. 공통 소스 증폭기의 주파수 응답 특성 이 실험에서는 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭(bandwidth)의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악한다. 증폭기에 사용되는 트랜지스터 내부의 기생 커패시턴스로 인해 주파수에 따라 전압 이득 및 위상이 변하며, 대역폭은 증폭기의 전압 이득이 유지되는 주파수 범위를 나타낸다. 실험을 통해 이득 대역폭 곱의 관계를 이해하고자 한다. 2. 공통 소스 증폭기의 소신호 등가 모델 실험 회로를 소신호 등가 모델을 사용하여 표현하고, 입력단에서 바라본 입력 저항...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 23 연산 증폭기 응용 회로 1)2025.01.291. 비반전 증폭기 비반전 증폭기는 연산 증폭기의 비반전 단자에 입력 신호를 연결하여 신호를 증폭하는 회로입니다. 이 회로에서 입력 신호가 비반전(+) 단자로 들어가기 때문에, 출력 신호는 입력 신호와 동일한 위상을 가지며, 반전되지 않습니다. 이득은 피드백 저항과 입력 저항의 비율로 결정되며, 높은 입력 임피던스와 낮은 출력 임피던스를 가지는 특성이 있어 신호 처리에 유리합니다. 2. 반전 증폭기 반전 증폭기는 연산 증폭기의 반전(-) 단자에 입력 신호를 연결하여 신호를 증폭하는 회로입니다. 이 회로에서 출력 신호는 입력 신호와 ...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 24 연산 증폭기 응용 회로 2)2025.01.291. 적분기 회로 적분기 회로는 입력 저항 R과 피드백 커패시터 C로 이루어진 간단한 구성입니다. 입력 신호는 R을 통해 연산 증폭기의 반전 입력(-) 단자로 들어가고, 출력은 C를 통해 피드백됩니다. 입력 신호에 의해 전류가 흐르고, 이 전류는 커패시터에 전하를 축적합니다. 커패시터 전하가 시간에 따라 누적되면서 출력 전압이 변화하며, 출력 전압은 입력 전압의 적분값에 비례합니다. 적분기 회로는 입력 신호가 일정하면 출력이 선형적으로 증가하거나 감소하며, 저주파 신호에 민감하고 고주파 신호는 감쇠됩니다. 적분기 회로는 속도에서 위...2025.01.29