
총 381개
-
중앙대 BJT와 MOSFET을 사용한 구동(switch) 회로 예비보고서2025.05.051. 구동회로 측정 함수발생기는 예를 들어 5 Vpp square pulse를 선택하면, 부하가 50 Ω일 때 평균이 0 V이고 +2.5 V, -2.5 V의 펄스를 생성한다. 설계한 구동회로에 1Hz, 5 Vdc square pulse (50%)를 인가하려면 함수발생기의 전압(Vpp), OFFSET을 어떻게 조정해야 하는가? 제시문에 따르면 함수발생기는 전면 출력에 5 Vpp square pulse를 선택한 경우 그 절반을 각각 양수 및 음수의 진폭으로 가지는 펄스를 생성한다. 함수발생기의 실제 출력은 전면의 화면에 표시된 Vpp ...2025.05.05
-
전자회로설계실습 1번 예비보고서2025.01.201. Op Amp를 이용한 다양한 Amplifier 설계 이 보고서는 출력저항이 큰 센서의 출력신호를 증폭하는 Inverting, Non-Inverting, Summing Amplifier를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 센서의 Thevenin 등가회로를 구하고, 이를 바탕으로 각 증폭기 회로를 설계하고 PSPICE 시뮬레이션을 수행하였습니다. 또한 실제 측정을 통해 증폭기의 특성을 분석하고 비교하였습니다. 1. Op Amp를 이용한 다양한 Amplifier 설계 Op Amp(Operational Ampli...2025.01.20
-
전자회로설계실습 2번 예비보고서2025.01.201. Op Amp의 특성 측정 Op Amp의 offset 전압과 slew rate를 측정하는 회로, 적분기를 설계, 구현, 측정, 평가한다. 이상적인 Op Amp를 가정할 경우 출력전압은 0V가 되지만 실제 Op Amp의 경우에는 Op Amp 내부에 Offset voltage가 존재하므로 출력전압이 0V가 아니다. Offset voltage를 측정하기 위해 이상적인 Op Amp를 사용하여 Inverting Amplifier를 설계하고, 두 입력 단자를 접지하여 출력전압을 측정하여 offset voltage를 구한다. Slew rat...2025.01.20
-
A+ 전자회로설계실습_Push-Pull Amplifier 설계2025.01.211. Push-Pull Amplifier 설계 이 프레젠테이션은 Push-Pull 증폭기의 설계 실습에 대해 설명합니다. 주요 내용은 다음과 같습니다. 1) Classic Push-Pull Amplifier 특성 분석: 부하 저항 100Ω, 전원 전압 12V 조건에서 Dead zone과 Crossover distortion 현상을 확인하고 그 원인을 설명합니다. 2) Feedback loop와 OP-amp를 이용한 Push-Pull Amplifier 특성: Feedback 회로를 통해 Dead zone이 제거되고 Crossover ...2025.01.21
-
부산대 기초전기전자실험 결과보고서 9주차 A+보고서 1등보고서2025.05.161. LPF (Low Pass Filter) LPF 실험에서는 차단주파수 1kHz, 30kHz일 때의 Vo/Vi 값을 관찰하였습니다. 이론대로 차단주파수보다 낮은 주파수는 잘 통과시켜주고, 차단주파수보다 높은 주파수는 잘 통과시키지 못하는 모습을 관찰할 수 있었습니다. 2. HPF (High Pass Filter) HPF 실험에서는 차단주파수 1kHz, 30kHz일 때의 Vo/Vi 값을 관찰하였습니다. 이론대로 차단주파수보다 높은 주파수는 잘 통과시켜주고, 차단주파수보다 낮은 주파수는 잘 통과시키지 못하는 모습을 관찰할 수 있었습니...2025.05.16
-
[부산대 이학전자실험] 7. 555 timer-12025.01.021. 555 타이머 555 타이머는 전압 분배기, Not 게이트, 비교기, RS 플립플롭, 방전 트랜지스터로 구성된 집적 회로입니다. 이를 통해 타이머, 펄스 생성, 발진기, 플립플롭 등의 기능을 수행할 수 있습니다. 555 모노스테이블 회로는 트리거 입력이 낮아지면 일정 시간 동안 출력이 높아지는 특성을 가지고 있습니다. Not 게이트는 입력 전압이 높으면 출력 전압이 낮아지고, 입력 전압이 낮으면 출력 전압이 높아지는 특성을 가지고 있습니다. 1. 555 타이머 555 타이머는 전자 회로 설계 분야에서 널리 사용되는 매우 유용한...2025.01.02
-
[부산대 이학전자실험] 8. 555 timer-22025.01.021. Astable Circuit Astable Circuit은 출력 파형이 주기적으로 변화하는 회로입니다. 다이오드가 없을 때와 있을 때의 식을 통해 Mark Time(출력 High 상태 유지 시간)과 Space Time(출력 Low 상태 유지 시간)을 계산할 수 있습니다. 또한 Duty Cycle(충격 계수)을 구할 수 있습니다. 실험에서는 Duty Cycle이 50%가 되도록 회로를 구성하고, 다이오드 유무에 따른 변화를 관찰하였습니다. 2. Bistable Circuit Bistable Circuit은 두 개의 안정 상태를 ...2025.01.02
-
전류원 및 전류 미러 회로 예비결과보고서2025.01.021. 전류원 전류원(current source)는 상황에 관계없이 항상 일정한 전류를 보내려고 하는 회로를 의미한다. 이상적인 전류원의 경우 상황에 영향을 받지 않겠지만 현실에서는 상황에 따라 전류에 영향을 주기도 한다. 대표적인 전류원으로 BJT, FET가 있다. 전류원의 내부 임피던스(Zin)가 작을수록 좋으며, 내부 임피던스는 최대한 크게 해줄수록 좋다. JFET 전류원은 드레인-소스 포화전류에서 동작하도록 바이어스된 JFET를 사용하며, BJT 전류원은 트랜지스터의 특성을 이용하여 구현한다. 2. 전류 미러 전류 미러는 한쪽...2025.01.02
-
전기전자공학실험-클리퍼 & 클램퍼 회로2025.04.301. 클리퍼 회로 클리퍼 회로는 교류 신호의 한 부분을 잘라내고 남은 부분을 왜곡 없이 나타내기 위해 다이오드를 사용한 회로입니다. 직렬 클리퍼와 병렬 클리퍼가 있으며, 각각 (+)전압 또는 (-)전압만 출력하도록 구성할 수 있습니다. 클리퍼 회로는 과도한 전압으로부터 부하를 보호하기 위해 자주 사용됩니다. 2. 클램퍼 회로 클램퍼 회로는 교류 전압에 전압을 더하는 기능을 수행하기 위해 커패시터를 첨가한 다이오드 회로입니다. 커패시터가 충전되어 직류 전압원 역할을 하며, 입력 신호 파형을 일정 레벨로 고정시킬 수 있습니다. 양의 클...2025.04.30
-
전기전자공학실험-전류원 및 전류 미러 회로2025.04.301. 전계효과 트랜지스터 (JFET) JFET는 전압을 증폭시키는 트랜지스터이며, 유니폴라 소자로 한 종류의 캐리어에 의해 전류가 형성된다. JFET는 BJT보다 온도적으로 더 안정되어 있어 트랜지스터의 손상 위험이 큰 직접회로에 많이 사용된다. JFET의 특성으로는 V_GS=0V, V_DS>0일 경우 n채널의 내부 전자들이 양의 전위인 드레인쪽으로 이동하여 소스방향으로 전류가 흐르며, V_GS<0V일 경우 소스쪽의 공핍영역이 커져 n채널의 전자흐름을 방해하게 된다. 2. 전류원 전류원은 부하의 조건에 상관없이 항상 일정한 전류를 ...2025.04.30