
총 149개
-
전자회로실험 과탑 A+ 예비 보고서 (실험 23 연산 증폭기 응용 회로 1)2025.01.291. 비반전 증폭기 비반전 증폭기는 연산 증폭기의 비반전 단자에 입력 신호를 연결하여 신호를 증폭하는 회로입니다. 이 회로에서 입력 신호가 비반전(+) 단자로 들어가기 때문에, 출력 신호는 입력 신호와 동일한 위상을 가지며, 반전되지 않습니다. 이득은 피드백 저항과 입력 저항의 비율로 결정되며, 높은 입력 임피던스와 낮은 출력 임피던스를 가지는 특성이 있어 신호 처리에 유리합니다. 2. 반전 증폭기 반전 증폭기는 연산 증폭기의 반전(-) 단자에 입력 신호를 연결하여 신호를 증폭하는 회로입니다. 이 회로에서 출력 신호는 입력 신호와 ...2025.01.29
-
실험 22_연산 증폭기 특성 결과보고서2025.04.281. 연산 증폭기의 전압 이득 실험을 통해 연산 증폭기의 전압 이득을 측정하였다. 입력 전압의 크기가 증가함에 따라 출력 전압의 크기도 증가하는 모습을 보였다. 이를 통해 연산 증폭기의 전압 이득 특성을 확인할 수 있었다. 2. 연산 증폭기의 입력 및 출력 스윙 레벨 실험을 통해 연산 증폭기의 입력 및 출력 스윙 레벨을 측정하였다. 입력 전압의 크기가 증가함에 따라 출력 전압의 크기도 증가하는 모습을 보였다. 이를 통해 연산 증폭기의 입력 및 출력 스윙 레벨 특성을 확인할 수 있었다. 3. 연산 증폭기의 공통 모드 전압 이득 실험을...2025.04.28
-
A+받은 에미터 공통 증폭기 전압이득 결과레포트2025.05.101. 에미터 공통 증폭기 회로 실험을 통해 에미터 공통 증폭기 회로의 전압이득 특성을 확인하였습니다. PSPICE 시뮬레이션 결과와 실험 결과를 비교하여 분석하였으며, 입력전압과 출력전압의 위상 차이, 전압이득 등을 확인하였습니다. 실험에 사용된 소자와 시뮬레이션에 사용된 소자의 특성 차이로 인해 약간의 오차가 있었지만, 에미터 공통 증폭기 회로의 기본적인 동작 원리를 이해할 수 있었습니다. 1. 에미터 공통 증폭기 회로 에미터 공통 증폭기 회로는 트랜지스터를 이용한 기본적인 증폭 회로 중 하나입니다. 이 회로는 입력 신호를 증폭하...2025.05.10
-
이미터 공통 증폭기 예비보고2025.01.021. 이미터 공통 증폭기 이미터 공통 증폭기는 바이폴라 트랜지스터 증폭기 중에서 전력 이득이 크고 가장 널리 사용되는 회로이다. 이 보고서에서는 이미터 공통 증폭기의 바이어스 방법과 기본적인 특성을 이해하고자 한다. 이론적 배경으로 전압 증폭기 모델과 이미터 공통 증폭기의 특성을 설명하고, 실험을 통해 동작점 측정, 전압 이득 및 입출력 저항 측정, 출력 파형 왜곡 현상 관찰 등을 수행하였다. 실험 결과를 이론값 및 PSPICE 시뮬레이션 결과와 비교 분석하였다. 1. 이미터 공통 증폭기 이미터 공통 증폭기는 트랜지스터 증폭기 회로...2025.01.02
-
[일반물리실험2] A+ 전자기 유도와 변압기 (결과레포트)2025.01.031. 전자기 유도와 변압기 실험을 통해 패러데이 법칙에 의한 전자기유도와 변압의 원리를 이해하고자 하였다. 변압기 장치를 사용하여 코어 구조와 코일 감은 수 변화에 따른 출력 전압 및 전압/전력 이득 변화를 측정하였다. 실험 결과 U자 형 철심에 가로대가 추가로 놓였을 때 출력 전압이 최대로 나타났으며, 두 번째 코일의 감은 수가 증가할수록 출력 전압도 증가하였다. 또한 동일한 감은 수에서 저항 값이 작을수록 전력 이득이 커짐을 확인하였다. 이를 통해 변압기의 구조와 코일 감은 수가 전자기 유도 및 변압 효율에 미치는 영향을 이해할...2025.01.03
-
실험 13_공통 게이트 증폭기 결과보고서2025.04.281. 공통 게이트 증폭기 공통 게이트 증폭기는 입력 임피던스가 작아 전류를 잘 받아들이는 특성이 있다. 이 실험에서는 공통 게이트 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 2. MOSFET 증폭기 회로 이번 실험에서는 MOSFET을 이용한 기본적인 세 가지 증폭기 중에서 공통 게이트 증폭기에 대한 실험을 진행한다. 실험을 통해 공통 게이트 증폭기의 동작 원리, 전압 이득, 입력-출력 임피던스 등을 확인하였다. 3. 입력-출력 전달 특성 실험회로 1의 입력-출력 전달 특성을 확인하...2025.04.28
-
실험 21_차동 증폭기 심화 실험 결과보고서2025.04.281. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하였다. 차동 증폭기의 공통 모드 및 차동 모드 전압 이득을 이론적으로 구하고, 이를 바탕으로 CMRR을 구한 후에 실험을 통하여 이 값들을 직접 구해보고, 이론치와 차이가 발생하는 이유를 분석하였다. 또한 차동 모드 입력 주파수를 바꾸면서 출력 전압의 크기를 측정하여 보드 선도를 그린 뒤, 차동 모드 증폭기의 주파수 특성을 파악하였다. 2. 능동 부하 트랜지스터를 이용한 능동 부하의 경...2025.04.28
-
[전자공학응용실험]3주차_1차실험_실험11 공통 소오스 증폭기_예비레포트_A+2025.01.291. 공통 소오스 증폭기 공통 소오스 증폭기의 동작 원리와 특성을 설명하고 있습니다. 입력 전압에 따른 MOSFET의 동작 영역(차단, 포화, 트라이오드)과 각 영역에서의 드레인 전류 및 출력 전압 특성을 수식으로 표현하고 있습니다. 또한 MOSFET의 소신호 등가회로를 이용하여 트랜스컨덕턴스와 출력 저항을 구하는 방법을 설명하고 있습니다. 2. MOSFET 소신호 등가회로 MOSFET을 선형적인 증폭기로 동작시키기 위해 DC 바이어스 전압과 소신호 전압을 동시에 인가하는 방법을 설명하고 있습니다. 이를 통해 MOSFET의 소신호 ...2025.01.29
-
아주대 전자회로실험 A+ 실험1 결과보고서2025.05.091. 반전 연산 증폭기 실험1에서는 반전 연산 증폭기의 전압 이득에 따라 출력 전압이 작아지고 전압 이득 역시 작아지는 것을 확인하였다. 실험 결과 gain의 오차는 대부분 1% 이하로 작은 편이었지만, 전압 이득이 20000일 때는 1.5%의 오차가 발생하였다. 이는 저항 값의 오차 때문인 것으로 분석되었다. 2. 위상차 이론적으로 반전 연산 증폭기에서 입력 전압과 출력 전압의 위상 차이는 180°가 된다. 실험 결과 위상의 이론, simulation값과 실제 값과의 상대오차는 1% 미만으로 매우 작아, 위상차가 180°인 것을 ...2025.05.09
-
응용물리회로실험 - Transistor EF and Impedance2025.05.071. 이미터 폴로어 (Emitter Follower) 이미터 폴로어는 공통 컬렉터 증폭기라고도 불리며, 입력은 베이스에 용량성 결합되고 출력은 이미터에서 나온다. 이미터 폴로어의 특징은 전압 이득이 약 1, 높은 입력 임피던스, 낮은 출력 저항, 그리고 동위상 특성을 가진다. 2. 입력 임피던스 (Input Impedance) 이미터 폴로어는 높은 입력 저항 특성을 가지므로 회로에 유용하게 사용된다. 공통 컬렉터 증폭기의 베이스 쪽 입력 저항은 공통 이미터 증폭기와 유사하게 유도되지만, 이미터 저항은 출력을 양단에서 얻기 때문에 결...2025.05.07