총 86개
-
OP-AMP를 이용한 기본 증폭 실험 결과 보고서2025.01.051. OP-AMP의 정의와 특성 OP-AMP는 덧셈, 적분 등의 연산 기능을 갖는 고이득 직류 증폭기입니다. 이상적인 OP-AMP는 무한대의 전압 이득, 입력 저항, 주파수 대역폭을 가지며 오프셋 전압과 전류가 0입니다. 실제 OP-AMP는 이상적인 특성과 차이가 있지만 여전히 높은 전압 이득, 입력 저항, 넓은 주파수 대역폭을 가집니다. 2. 가상 접지 이상적인 OP-AMP에서는 입력 저항이 무한대이므로 입력단자 간 전압차가 0이 됩니다. 이를 가상 접지라고 하며, 이 개념은 OP-AMP 회로 해석에 중요한 역할을 합니다. 3. ...2025.01.05
-
서강대학교 22년도 전자회로실험 12주차 결과레포트2025.01.131. 주파수 응답 실험을 통해 주파수 응답 특성을 확인하였다. PSPICE 시뮬레이션을 통해 입력 신호의 주파수 변화에 따른 출력 신호의 변화를 관찰하였고, 실제 회로 구성을 통해 측정한 결과와 비교하였다. 저주파 대역 차단 주파수와 고주파 대역 차단 주파수를 측정하고 이론값과 비교하였으며, 오차 발생 원인을 분석하였다. 2. 능동 필터 샐런키 필터 회로를 PSPICE와 브레드보드로 구성하여 실험하였다. 입력 신호의 주파수 변화에 따른 출력 신호의 변화를 관찰하고, 통과 대역 이득과 고주파 대역 차단 주파수를 측정하여 이론값과 비교...2025.01.13
-
연산증폭기 예비보고서(고찰포함)A+2025.01.131. 연산증폭기 연산증폭기는 덧셈, 뺄셈, 곱셈, 나눗셈, 미분, 적분 등의 수학적 연산 기능을 수행할 수 있는 전압 이득이 매우 큰 증폭기입니다. 연산증폭기는 5개의 단자로 구성되어 있으며, 양의 전압과 음의 전압을 받아들여 출력값을 만들어냅니다. 연산증폭기는 두 입력 전압의 차이를 증폭하여 출력 전압을 생성합니다. 반전 증폭기와 비반전 증폭기는 연산증폭기의 대표적인 회로 구성 방식입니다. 2. 반전 증폭기 반전 증폭기는 연산증폭기의 두 입력 단자로 들어가는 전류가 0A이고, 두 입력 단자 사이의 전압차도 0V입니다. 따라서 저항...2025.01.13
-
부산대 응전실1 LPF HPF 결과보고서2025.01.111. LPF(Low-Pass Filter) 실험 LPF 회로를 구성하여 100Hz, 차단주파수(1539Hz), 5000Hz를 인가하고 오실로스코프로 측정한 결과, Pspice로 측정한 이론값과 매우 유사하게 나타났다. 차단주파수 이후 5000Hz에서 약간의 노이즈가 발생하여 이론값과 다소 차이가 있었는데, 이는 회로 내에 미약한 전류가 흐르면서 노이즈가 발생했기 때문으로 보인다. 2. HPF(High-Pass Filter) 실험 HPF 회로를 구성하여 10kHz, 차단주파수(3386Hz), 1000Hz를 인가하고 오실로스코프로 측정...2025.01.11
-
중앙대 전자회로 설계 실습 예비보고서 7_Common Emitter Amplifier의 주파수 특성2025.01.111. Common Emitter Amplifier의 주파수 특성 이전 실험의 2차 설계 결과회로에 대하여 모든 커패시터의 용량을 10uF으로 하고 CE 증폭기에 100㎑, 20mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 Simulation하였다. 출력전압의 최대값은 152mV, 최솟값은 -137mV이다. 입력신호의 주파수가 10㎐에서 10㎒까지 변할 때 CE amplifier의 주파수 특성을 PSPICE로 simulation하여 그래프로 그렸다. 입력신호의 주파수가 10㎐에서 Unit gain frequency까지 변...2025.01.11
-
전자공학실험 6장 공통 이미터 증폭기 A+ 결과보고서2025.01.151. 공통 이미터 증폭기 공통이미터 증폭기는 베이스가 입력 단자, 컬렉터가 출력 단자, 이미터가 공통 단자인 증폭기이고, 높은 전압 이득을 얻을 수 있다는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 이미터 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구하고, 이를 실험에서 확인하고자 한다. 2. BJT 동작 영역 실험회로 1에서 VBB가 0~0.5V일 때는 출력전압 VO가 거의 바뀌지 않고 VBB또한 VBE>0.7의 조건을 만족하지 않아 cut-off(차단영역)임을 알 수 있다....2025.01.15
-
전자공학실험 7장 이미터 팔로워 A+ 결과보고서2025.01.151. 이미터 팔로워 회로 이미터 팔로워는 출력 임피던스가 작기 때문에 작은 부하 저항을 구동하는 데 많이 사용된다. 이 실험에서는 이미터 팔로워의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 2. BJT 증폭기 구조 BJT를 이용한 기본적인 세 가지 증폭기 중에서 공통 이미터 증폭기를 [실험 06]에서 실험하였고, 이번 실험은 나머지 두 가지 증폭기 구조 중 이미터 팔로워에 대한 실험이다. 3. 이미터 팔로워 회로의 동작 특성 실험회로 1에서 주어진 바이어스 조건은 능동 영역으로 동작함을 알...2025.01.15
-
전자공학실험 11장 공통 소오스 증폭기 A+ 결과보고서2025.01.151. 공통 소오스 증폭기 이 실험에서는 MOSFET을 이용한 공통 소오스 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 공통 소스 증폭기는 게이트가 입력 단자, 드레인이 출력 단자, 소스가 공통 단자인 증폭기로서 높은 전압 이득을 얻을 수 있는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 소스 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구해본 다음, 실험을 통하여 동작을 확인하고자 한다. 2. MOSFET 동작 영역 NMOS에서 VGS>=Vth이면서 VD...2025.01.15
-
전자공학실험 12장 소오스 팔로워 A+ 결과보고서2025.01.151. 소오스 팔로워 증폭기 소오스 팔로워는 출력 임피던스가 작으므로, 작은 부하 저항을 구동하는 데 많이 사용된다. 이 실험에서는 소오스 팔로워의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통해 확인하고자 한다. 2. MOSFET 동작 영역 MOSFET이 포화 영역에서 동작하는지 확인하기 위해 각 단자들의 전압을 측정하고 분석하였다. VGS>=Vth이면서 VDS>=VGS-Vth인 경우에 포화 영역, VGS>Vth이면서 VDS<VGS-Vth인 경우에는 트라이오드, VGS<Vth이여서 전류가 흐르지 않을 때는 차단 영...2025.01.15
-
전자공학실험 13장 공통 게이트 증폭기 A+ 결과보고서2025.01.151. 공통 게이트 증폭기 공통 게이트 증폭기는 입력 임피던스가 작아 전류를 잘 받아들이는 특성이 있다. 이 실험에서는 공통 게이트 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 실험 결과 공통 게이트 증폭기의 실제 실험을 통해 측정한 전압 이득은 90으로 공통 소스 증폭기의 전압 이득에 뒤지지 않고 1보다 크기 때문에 증폭의 역할도 가능하지만, 전압 버퍼의 역할도 수행할 수 없고 입력 임피던스가 작아 전압을 받아들이기 보다는 전류를 받아들이는 용도로 많이 사용되어 증폭기로는 적합하지 ...2025.01.15