총 145개
-
실험 06_공통 이미터 증폭기 예비 보고서2025.04.271. BJT 소신호 등가회로 BJT의 소신호 등가회로에 대해 설명하고, 트랜스컨덕턴스 g_m과 등가 이미터 저항 r_e가 컬렉터 전류와 어떤 관계가 있는지 유도하였습니다. 소신호 등가회로를 사용하면 선형적 소자가 되어 회로 분석과 설계가 쉬워집니다. 2. 공통 이미터 증폭기 특성 분석 공통 이미터 증폭기의 동작 원리와 입력-출력 전달 특성 곡선을 설명하였습니다. 차단, 능동, 포화 영역에서의 동작을 분석하고, 소신호 등가회로를 이용하여 입력 저항, 전압 이득 등을 구하는 방법을 제시하였습니다. 3. 공통 이미터 증폭기 실험 회로 및...2025.04.27
-
실험 08_공통 베이스 증폭기 예비보고서2025.04.271. 공통 베이스 증폭기 공통 베이스 증폭기는 입력 임피던스가 작기 때문에 전류를 잘 받아들이는 특성을 지니고 있다. 이 실험에서는 공통 베이스 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통해 확인하고자 한다. 2. 공통 베이스 증폭기의 전압 이득 공통 베이스 증폭기의 전압 이득은 소신호 등가회로를 이용해서 구할 수 있으며, 크기는 공통 이미터 증폭기와 같고, 위상만 반대임을 알 수 있다. 3. 공통 베이스 증폭기의 입력 임피던스 공통 베이스 증폭기의 입력 임피던스는 소신호 등가회로를 이용해서 구할 수 있...2025.04.27
-
실험 09_MOSFET 기본 특성 예비 보고서2025.04.271. MOSFET 동작 원리 MOSFET은 전계 효과(field effect)를 이용하여 전류가 흐르는 소자이며, 전하를 공급하는 소오스 단자, 전하를 받아들이는 드레인 단자, 전류의 양을 조절하는 게이트 단자, 기판의 역할을 하는 바디 단자로 구성되어 있다. 게이트 전압을 바꾸면 드레인에서 소오스로 흐르는 전류가 바뀌면서 증폭기로 동작할 수 있다. NMOS와 PMOS의 구조와 동작 원리가 서로 반대이지만 기본적인 동작 원리는 동일하다. 2. MOSFET 동작 영역 MOSFET에는 차단 영역, 트라이오드 영역, 포화 영역의 세 가지...2025.04.27
-
중앙대학교 전자회로설계실습 예비1. Op Amp를 이용한 다양한 Amplifier 설계 A+2025.01.271. Thevenin 등가회로 구현 센서의 Thevenin 등가회로를 구하는 과정을 기술하고 PSPICE로 그려서 제출하였습니다. Thevenin 등가회로를 구현하기 위해 무부하 상태에서 단자 사이의 전압을 측정하여 Vth를 구하고, 10kΩ 저항을 연결했을 때 전압이 줄어든 것을 이용하여 Rth를 계산하였습니다. 2. Inverting Amplifier 설계 및 시뮬레이션 주파수가 2kHz인 센서의 출력을 증폭하여 1Vpp의 출력을 내는 Inverting Amplifier를 설계하였습니다. 설계 과정과 회로, PSPICE 출력파형...2025.01.27
-
증폭기의 주파수 응답 특성2025.01.021. 공통 소스 증폭기의 주파수 응답 특성 공통 소스 증폭기의 입력-출력에 원하는 DC 전압 및 전압 이득이 나오게 하기 위해 DC 전류와 전류를 결정하여 회로를 구성했습니다. 입력 신호의 주파수를 변화시키면서 전압 이득의 변화를 측정하여 보드 선도를 그렸고, 이를 통해 3dB 대역폭을 구했습니다. 또한 이득 대역폭 곱을 계산하고, 이를 증가시키기 위한 방안으로 회로를 closed loop로 만드는 것을 제안했습니다. 2. 공통 소스 증폭기의 소신호 등가 모델 그림 [18-5]의 실험회로를 소신호 등가 모델을 사용하여 등가회로로 표...2025.01.02
-
중앙대학교 3학년 1학기 전자회로설계실습 예비보고서10 구매 시 절대 후회 없음(A+자료)2025.05.141. OP-Amp를 이용한 Oscillator (신호발생기) 설계 및 측정 이 보고서는 OP-Amp를 이용한 Oscillator (신호발생기)를 설계 및 측정하여 positive feedback의 개념을 파악하고, 피드백 회로의 parameter 변화에 따른 신호 파형에 대해 학습하는 것을 목적으로 합니다. OrCAD PSPICE를 사용하여 Oscillator를 설계하고, 시뮬레이션을 통해 출력 파형과 주기를 확인합니다. 또한 feedback factor (β)와 feedback 저항 R의 영향을 분석합니다. 2. Positive ...2025.05.14
-
공통 소오스 증폭기의 특성 분석2025.01.021. MOSFET 소신호 등가회로 MOSFET의 소신호 등가회로는 트랜지스터의 내부 동작 특성을 전류원, 저항 등으로 모델화한 것입니다. 하이브리드 모델과 T모델이 대표적이며, 이를 통해 MOSFET의 트랜스컨덕턴스와 출력 저항 등의 특성을 분석할 수 있습니다. 2. 공통 소오스 증폭기의 특성 공통 소오스 증폭기는 MOSFET을 이용한 선형 증폭기 회로입니다. MOSFET이 포화 영역에서 동작할 때 입력 전압과 드레인 전류 사이에 제곱의 법칙이 성립하므로 비선형적인 특성을 보입니다. 이를 선형화하기 위해 DC 바이어스 전압과 소신호...2025.01.02
-
중앙대 전자회로 설계 실습 예비보고서 1_Op Amp를 이용한 다양한 Amplifier 설계2025.01.111. 센서 측정 및 등가회로 센서의 출력전압을 오실로스코프로 직접 측정하여 peak to peak 전압이 200㎷이었고, 센서의 부하로 10㏀ 저항을 연결한 후 10㏀ 저항에 걸리는 전압을 측정하여 peak to peak 전압이 100㎷이었다. 이를 바탕으로 센서의 Thevenin 등가회로를 구하는 과정을 기술하고 PSPICE로 그려서 제출하였다. 또한 Function generator와 저항으로 Thevenin 등가회로를 구현하기 위해 Function generator의 출력을 설정하는 방법을 제시하였다. 2. Inverting ...2025.01.11
-
중앙대학교 아날로그및디지털회로 예비보고서62025.01.201. 위상 검출기 설계실습 계획서6-3-3에서는 XOR를 이용한 위상 검출기의 특성을 PSpice 시뮬레이션을 통해 파악하고, V1과 V2의 위상 차이 변화에 따른 Vout 전압의 평균값 특성을 확인하였습니다. 입력 A, B에 대해 위상차가 0, 0이 아닌 값, 180도일 때의 출력 Y를 분석하여 XOR 게이트가 정상적으로 동작하는 것을 확인하였습니다. 2. 위상 고정 루프 설계 설계실습 계획서6-3-4에서는 그림 6-2의 위상 고정 루프 회로를 PSpice로 설계하고, VCO, phase detector, loop filter 각...2025.01.20
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 1. Op Amp를 이용한 다양한 Amplifier 설계2025.04.301. 센서 측정 및 등가회로 센서의 출력신호를 측정하고 Thevenin 등가회로를 구하는 과정을 설명하였습니다. 센서의 출력전압이 200mV이고 부하에 걸리는 전압이 100mV일 때, 센서의 Thevenin 등가회로를 구하였습니다. 또한 Function generator의 출력을 100mV로 설정하여 센서의 등가회로를 구현하는 방법을 제시하였습니다. 2. Inverting Amplifier 설계 및 시뮬레이션 센서의 출력을 증폭하기 위해 Inverting Amplifier를 설계하였습니다. 설계 과정과 PSPICE 시뮬레이션 결과를...2025.04.30