총 145개
-
전자공학응용실험 ch18 증폭기의 주파수 응답특성 예비레포트 (pspice 및 이론, 예비보고사항 모두 포함)2025.05.031. 공통 소스 증폭기의 주파수 응답 특성 이 실험에서는 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악하고자 한다. MOSFET의 기생 커패시턴스로 인해 주파수에 따라 전압 이득 및 위상이 변하며, 대역폭은 증폭기의 응용 범위를 결정하는 중요한 척도이다. 실험을 통해 이득 대역폭 곱의 관계를 이해하고자 한다. 2. 공통 소스 증폭기의 소신호 등가회로 및 주파수 응답 특성 공통 소스 증폭기의 소신호 등가회로를 분석하면 드레인 단자에서의 전류 방정식과 게이트 단자에서의 전압...2025.05.03
-
pspice op앰프 예비레포트2025.05.091. OP앰프의 특성 OP앰프는 가장 많이 사용되는 아날로그 IC이며, 이상적인 OP앰프는 무한대의 이득과 입력 임피던스, 영의 출력 임피던스를 갖는다. 실제의 OP앰프는 이상적인 OP앰프에 근사한 특성을 가진다. OP앰프의 이득이 매우 크기 때문에 그대로는 안정된 증폭기로 사용할 수 없고 반드시 외부 귀환을 걸어서 사용해야 한다. 2. 반전 증폭기 반전 증폭기는 입력된 신호에 대해 정해진 증폭도로 신호가 반전되어 출력되는 증폭기이다. 이상적인 OP앰프를 가정한 반전 증폭기의 입력 임피던스와 출력 임피던스는 각각 R_in과 0이다....2025.05.09
-
Voltage Regulator 설계2025.05.161. 전파정류회로 전파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압공급기(DC Power supply)를 설계, 구현, 측정, 평가하는 것이 이 실습의 목적입니다. 전파정류회로는 교류를 직류로 변환하는 회로로, 다이오드를 사용하여 구현됩니다. 이를 통해 안정적인 직류전압을 얻을 수 있습니다. 2. 전압 조절기 설계 이 실습에서는 부하 저항 5kΩ에 걸리는 직류전압의 최대치(Vp)가 4.4V이고, 리플(Vr)이 0.9V 이하가 되도록 교류 입력전원의 크기를 결정하고 평활 커패시터 C의 크기를 설계합니다. 이를 ...2025.05.16
-
[A+] Op Amp를 이용한 다양한 Amplifier 설계2025.05.161. 센서 측정 및 등가회로 센서의 Thevenin 등가회로를 구하는 과정을 기술하고 PSPICE로 그려서 제출한다. 센서의 Thevenin 등가회로를 구현하기 위해 Function generator의 출력을 설정하는 방법을 설명한다. 2. Inverting Amplifier 설계와 시물레이션 주파수가 2KHz인 센서의 출력을 Inverting Amplifier를 사용하여 증폭하는 방법을 설명한다. 3. Non-inverting Amplifier 설계와 시물레이션 주파수가 2KHz인 센서의 출력을 Non-inverting Ampli...2025.05.16
-
전자회로 설계 및 실습 예비보고서 3: Voltage Regulator 설계2025.05.141. 전파정류회로 전파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압 공급기(DC Power Supply)를 설계, 구현, 측정, 평가한다. 2. 직류전압 공급기 설계 5 kΩ의 부하(R_L)에 걸리는 직류전압의 최대치(V_P)가 4.4 V이며, ripple(V_r)이 0.9 V 이하가 되도록 교류입력전원의 크기를 결정하고 커패시터(C)의 크기를 설계한다. 다이오드의 저항은 0.7 kΩ으로 가정한다. 3. PSPICE 시뮬레이션 PSPICE로 회로를 그리고 분석하여 부하에 걸리는 파형을 제출한다. 최대 전압 V...2025.05.14
-
피드백 증폭기 (Feedback Amplifier) 설계 및 실험2025.05.141. Series-Shunt 피드백 증폭기 설계 Series-Shunt 피드백 증폭기 회로를 PSPICE로 시뮬레이션하여 입출력 특성 곡선을 그렸습니다. 입력저항과 부하저항 값을 변경하여 특성 곡선을 비교 분석하였고, 전원 전압 변화에 따른 출력 전압 변화도 확인하였습니다. 출력 전압이 일정 전압 이상에서 더 이상 변하지 않는 이유를 설명하였습니다. 2. Series-Series 피드백 증폭기 설계 Series-Series 피드백 증폭기 회로를 PSPICE로 시뮬레이션하여 입출력 특성 곡선을 그렸습니다. 입력저항과 피드백 저항 값을...2025.05.14
-
연산증폭기의 특성 예비보고서2025.01.061. 슬루율 슬루율은 계단 파형 전압이 인가되었을 때 출력전압의 시간에 따른 최대변화율을 나타내는 지표입니다. 슬루율이 높을수록 증폭기의 주파수 응답이 좋습니다. 실험에서는 PSPICE 시뮬레이션과 실험을 통해 uA741 연산증폭기의 슬루율을 측정하고, 데이터시트 값과 비교하였습니다. 2. 공통모드 제거비 공통모드 제거비(CMRR)는 연산증폭기 회로 설계에서 중요한 지표입니다. 입력단자에 같은 신호가 인가되는 공통모드 상황에서 증폭기의 출력전압이 0이 되어야 하지만, 실제로는 완벽하지 않기 때문에 공통모드 이득이 발생합니다. CMR...2025.01.06
-
전자회로실험 과탑 A+ 예비 보고서 (실험 23 연산 증폭기 응용 회로 1)2025.01.291. 비반전 증폭기 비반전 증폭기는 연산 증폭기의 비반전 단자에 입력 신호를 연결하여 신호를 증폭하는 회로입니다. 이 회로에서 입력 신호가 비반전(+) 단자로 들어가기 때문에, 출력 신호는 입력 신호와 동일한 위상을 가지며, 반전되지 않습니다. 이득은 피드백 저항과 입력 저항의 비율로 결정되며, 높은 입력 임피던스와 낮은 출력 임피던스를 가지는 특성이 있어 신호 처리에 유리합니다. 2. 반전 증폭기 반전 증폭기는 연산 증폭기의 반전(-) 단자에 입력 신호를 연결하여 신호를 증폭하는 회로입니다. 이 회로에서 출력 신호는 입력 신호와 ...2025.01.29
-
실험 11_공통 소오스 증폭기 예비 보고서2025.04.271. 공통 소오스 증폭기 이 실험에서는 MOSFET을 이용한 공통 소오스 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 공통 소오스 증폭기는 게이트가 입력 단자, 드레인이 출력 단자, 소오스가 공통 단자인 증폭기로서 높은 전압 이득을 얻을 수 있는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 소오스 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구해본 다음, 실험을 통하여 동작을 확인하고자 한다. 2. MOSFET 소신호 등가회로 MOSFET이 포화영역에서 ...2025.04.27
-
능동 부하가 있는 공통 소오스 증폭기 예비보고서2025.04.271. 공통 소오스 증폭기 이 실험에서는 능동 부하가 있는 공통 소오스 증폭기 회로를 구성하고, 전압 이득을 구하고자 한다. 능동 부하는 아날로그 증폭기에서 널리 사용되며, 간단한 공통 소오스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 2. 능동 부하 능동 부하는 PMOS 트랜지스터를 이용하여 구현한다. 입력에 따라 M1에 흐르는 전류와 부하에 흐르는 전류가 같아지는 출력을 구할 수 있고, 이를 통해 전달 특성 곡선을 얻을 수 있다. 3. 소신호 등가회로 능동 부하가 있는 공통 소오스 증폭기의 저주파 대역에서의 전압 이득...2025.04.27