
총 92개
-
A+ 연세대학교 기초아날로그실험 2주차 결과레포트2025.05.101. DAQ 실습 myDAQ의 Function Generator, Oscilloscope 기능을 사용하여 Sine 파형, Square 파형, 전압, 전류, 저항, 다이오드 등을 측정하였다. 실험 결과를 통해 각 파형의 특성과 전압, 전류 측정 방법을 확인하였다. 2. PSPICE 시뮬레이션 OrCAD 프로그램을 사용하여 OP 시뮬레이션, DC 시뮬레이션, Parametric 시뮬레이션, Transient 시뮬레이션, FFT 시뮬레이션, AC 시뮬레이션, VPULSE 시뮬레이션 등을 수행하였다. 이를 통해 회로 구성 방법과 각 소자의...2025.05.10
-
전자회로실험 과탑 A+ 예비 보고서 (실험 8 공통 베이스 증폭기)2025.01.291. 공통 베이스 증폭기 공통 베이스 증폭기는 베이스를 공통 단자로 사용하는 트랜지스터 증폭기 회로로, 주로 고주파 증폭기로 사용된다. 이 회로에서 입력 신호는 이미터에 인가되며, 출력 신호는 컬렉터에서 얻어진다. 베이스는 고정된 전압을 유지하며 입력과 출력 사이에서 공통 노드로 동작한다. 공통 베이스 회로는 전압 증폭에는 유리하며, 입력 신호에 비해 출력 신호가 크게 증폭된다. 또한 입력 임피던스가 매우 낮고 출력 임피던스가 비교적 높다. 2. 공통 베이스 증폭기의 특성 공통 베이스 증폭기의 특성은 다음과 같다: 1) 전류 이득은...2025.01.29
-
MOSFET 기본 특성 및 MOSFET 바이어스 회로 실험 결과 보고서2025.01.291. MOSFET 기본 특성 실험 9에서 NMOS의 문턱 전압이 양수이고 PMOS의 문턱 전압이 음수인 이유를 설명하였습니다. NMOS는 소스와 드레인을 n-type을 사용하고 전류를 흐르게 하는 carrier가 전자이므로 채널에 전류가 흐르려면 문턱 전압이 양수여야 합니다. PMOS에서는 소스와 드레인을 p-type을 사용하고 전류를 흐르게 하는 carrier가 hole이므로 채널에 전류가 흐르려면 NMOS의 역전압이 걸려야 하므로 PMOS의 문턱 전압은 음수여야 합니다. 따라서 NMOS를 낮은 전압 쪽에, PMOS를 높은 전압 ...2025.01.29
-
[기초전자실험 with pspice] 01 저항 결과보고서 <작성자 학점 A+>2025.04.281. 저항 실험 실험에 사용한 장비 및 부품은 파워 서플라이, 멀티미터, 고정 저항 6개(1KΩ, 4.7KΩ, 15KΩ, 33KΩ, 100KΩ, 470KΩ), 가변 저항 1개(3KΩ)였다. 고정 저항의 저항값을 측정한 결과, 이론적인 1%의 오차 범위를 넘는 저항들이 있었다. 이는 저항 제조 과정에서 발생한 손상으로 인한 것으로 추정된다. 가변 저항 측정 실험에서도 오차가 발생했는데, 이는 멀티미터의 오차와 측정 시 손이 프로브에 닿은 것이 원인으로 보인다. 실험을 통해 저항의 컬러코드 읽는 법을 익힐 수 있었다. 1. 저항 실험 ...2025.04.28
-
[기초전자실험 with pspice] 08 테브난의 정리 예비보고서 <작성자 학점 A+>2025.04.281. 테브난의 정리 테브난의 정리는 '전원이 포함된 회로망은 하나의 등가전압 및 직렬로 연결된 등가저항으로 바꿀 수 있다'로 정의된다. 이렇게 만들어진 회로를 테브난 등가회로라 한다. 테브난 등가회로를 만들 때 전압원과 저항이 직렬로 연결되게 만드는데, 이는 전압분배법칙은 직렬연결에서 사용되기 때문에 직렬로 등가회로를 만들면 외부에 연결되는 저항에 걸리는 전압의 크기를 구할 수 있기 때문이다. 2. 테브난 등가회로 구하는 과정 테브난 등가회로를 구하는 과정은 다음과 같다: 1. 전류 또는 전압을 구하려는 연결점이나 부품을 개방된 단...2025.04.28
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 6. 위상 제어 루프(PLL)2025.04.291. 위상 제어 루프(PLL) 위상 제어 루프는 위상 검출기(Phase Detector), 루프 필터(Loop Filter), 전압 제어 발진기(Voltage Controlled Oscillator)로 이루어져 있습니다. 전압 제어 발전기의 출력 위상을 입력 신호의 위상과 비교하여 두 입력의 위상 차이를 가지고 전압 제어 발진기를 제어하는 피드백 시스템입니다. 위상 제어 루프는 위상을 조절할 수 있다는 특징이 있으므로 주로 통신 분야에서 사용됩니다. 2. 위상 검출기 위상 검출기(Phase Detector)는 발진기의 입력과 출력 ...2025.04.29
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 결과보고서 2. Op Amp의 특성측정 방법 및 Integrator 설계2025.04.301. Op Amp의 특성 측정 Op Amp의 두 입력단자에 ground를 연결하고 출력파형을 관찰하였고 Offset Voltage가 증폭되어 나온 출력 -12.5V를 확인했다. Op Amp에 공급하는 전압 이상으로 증폭할 수 없으므로 출력이 Saturation되는 결과가 나타났다. 2. Integrator 설계 R = =1 kΩ, C = 0.47 F의 Integrator를 설계하고, input pulse로 2V, 250Hz의 사각파를 인가하고 2ms 뒤의 출력파형을 관찰하였다. PSPICE 시뮬레이션 결과와는 출력전압의 크기에서 차...2025.04.30
-
중앙대학교 전자회로설계실습 Op Amp의 특성측정 방법 및 Integrator 설계2025.05.101. Op Amp의 특성 측정 이번 실험을 통해 이상적인 Op-Amp의 동작원리와 실제 Op-Amp간의 차이를 알 수 있었고, Offset voltage를 측정하는 방법을 배웠습니다. Open Loop Gain 회로를 구성하여 출력 파형을 관찰하였고, 이상적인 Open Loop Gain은 무한대이지만 실제 회로에서는 매우 큰 이득을 갖게 되어 Saturation 전압에 가까운 출력 전압을 나타냈습니다. 오차율은 6.7%였습니다. 2. Integrator 설계 Integrator 회로를 구성하여 입력 사각파에 대한 출력 삼각파를 관찰...2025.05.10
-
[예비보고서]중앙대학교 전자회로설계실습 MOSFET Current Mirror 설계2025.05.101. 단일 Current Mirror 설계 전자회로 설계 및 실습 예비보고서에서 단일 Current Mirror 설계에 대해 설명하고 있습니다. 2N7000 트랜지스터를 이용하여 10.09 mA의 전류원을 설계하는 과정을 보여주고 있습니다. 트랜지스터의 특성을 이용하여 전류원의 동작 조건을 만족시키는 방법을 설명하고 있으며, OrCAD와 PSPICE를 이용한 회로 설계 및 시뮬레이션 결과를 제시하고 있습니다. 2. Cascode Current Mirror 설계 전자회로 설계 및 실습 예비보고서에서 Cascode Current Mir...2025.05.10
-
A+맞은_전기전자기초실험2_일반실험9_결과보고서_common base,emitter follower2025.05.101. Common Base 증폭회로 전기전자기초실험2 일반실험9 결과보고서에서 Common Base 증폭회로의 동작을 다루고 있습니다. 이론적 계산과 모의실험, 실험 결과를 비교 분석하여 Common Base 증폭회로의 특성을 설명하고 있습니다. 주요 내용으로는 이론적 계산을 통한 전압이득 및 전류 값 도출, OrCAD Capture와 PSpice를 이용한 실험 회로도 및 모의실험 결과, 실험 결과와의 비교 분석 등이 포함되어 있습니다. 2. Emitter Follower 증폭회로 전기전자기초실험2 일반실험9 결과보고서에서 Emit...2025.05.10