
총 92개
-
중앙대학교 전자회로설계실습 예비보고서92025.01.111. Series-Shunt 피드백 증폭기 설계 Series-Shunt 구조의 피드백 증폭기를 설계하고 실험하였습니다. 입력 전압을 0V에서 6V까지 변화시키면서 출력 전압의 변화를 관찰하였습니다. 입력 저항과 부하 저항의 값을 변경하여도 동일한 결과가 나오는 것을 확인하였습니다. 또한 입력 전압을 2V로 고정하고 전원 전압을 변화시켰을 때 출력 전압이 일정 수준 이상에서 더 이상 변하지 않는 것을 확인하였습니다. 2. Series-Series 피드백 증폭기 설계 Series-Series 구조의 피드백 증폭기를 설계하고 실험하였습니...2025.01.11
-
전자공학실험 11장 공통 소오스 증폭기 A+ 예비보고서2025.01.131. 공통 소오스 증폭기 이 실험에서는 MOSFET을 이용한 공통 소오스 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 공통 소오스 증폭기는 게이트가 입력 단자, 드레인이 출력 단자, 소오스가 공통 단자인 증폭기로서 높은 전압 이득을 얻을 수 있는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 소오스 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구해본 다음, 실험을 통하여 동작을 확인하고자 한다. 2. MOSFET 소신호 등가회로 MOSFET이 포화 영역에서...2025.01.13
-
Op Amp를 이용한 다양한 Amplifier 설계 결과보고서 중앙대학교 전자회로설계및실습2025.04.271. Op Amp 증폭기 설계 Op Amp는 고입력 저항, 저출력 저항, 높은 개방 이득이 특징이며 +입력단자와 -입력단자간 전압차를 증폭시키는 기능을 지닌 증폭기이다. 실험을 통해 Inverting/non-Inverting Amplifier 설계를 수행하고 입출력 전압을 측정하여 이득을 계산하고 이론값과 비교하였다. 또한 입출력 전압이 동일할 때의 주파수를 측정하고 왜곡되기 전 출력파형을 측정하였다. 2. Inverting Amplifier 동작 Inverting Amplifier를 구현하고 입력전압과 출력전압을 측정하였다. 설계...2025.04.27
-
전자회로설계실습 1차 예비보고서2025.05.101. Op Amp를 이용한 다양한 Amplifier 설계 센서의 Thevenin 등가회로를 구하고 PSPICE로 그렸습니다. 센서의 출력전압을 증폭하기 위해 Inverting Amplifier, Non-Inverting Amplifier, Summing Amplifier를 설계하고 PSPICE 시뮬레이션을 수행하였습니다. 각 증폭기의 설계과정, 회로, 출력파형을 제시하였고 주파수 특성 분석 결과도 포함하였습니다. 또한 증폭기 간 비교와 실험 결과도 기술하였습니다. 1. Op Amp를 이용한 다양한 Amplifier 설계 Op Amp...2025.05.10
-
pspice 비선형op앰프예비레포트2025.05.091. 비교기 비교기 OP앰프를 이용하여 비교기를 가장 간단히 구현하는 방법은 귀환이 없는 개방 루프로 구성하는 것이다. 회로전압 V_in이 V_REF 보다 클 때는 양이고 V_in이 V_REF 보다 작을 때는 음이다. 보통 OP앰프의 이득이 매우 크기 때문에 출력은 포화된다. 즉, V_in이 V_REF 보다 작은 어떠한 V_in값에 대해서도 전압은 음의 공급전압에서 포화된다. 따라서, 출력은 두 가지 가능한 값(음 또는 양) 중에서 하나만을 취하게 된다. 반대로 입력이 V_REF 주변에서 변화할 때, V_in의 V_REF 축을 넘어...2025.05.09
-
[기초전자실험 with pspice] 10 중첩의 원리 예비보고서 <작성자 학점 A+>2025.04.281. 중첩의 원리 중첩의 원리를 적용하는 방법을 익히고, 중첩의 원리를 실험으로 확인한다. 중첩의 원리는 '전원이 2개 이상인 선형회로에서 어떤 부품의 전압과 전류는 전원을 1 개씩 동작시킬 때 나타나는 전압 및 전류의 합이다'로 정의된다. 전원을 1개씩 동작시킨다는 것은 하나의 전원을 동작시킬 때 다른 전원은 제거하는 것이다. 전원이 2개인 회로에 중첩의 원리를 적용하는 방법은 각 전원에 따른 전류와 전압을 구한 후 더하여 실질적인 전류와 전압을 구하는 것이다. 2. 기본 회로 실험 실험 회로를 구성하고 직류전원을 인가한 후 각 ...2025.04.28
-
실험 10_MOSFET 바이어스 회로 결과 보고서2025.04.281. MOSFET 바이어스 회로 MOSFET을 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가되어야 하며, 이때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC 바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 MOSFET을 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서 공부하고, 실험을 통하여 그 동작을 확인하고자 한다. 2. MOSFET 바이어스 회로 구성 실험회로 1에서 드레인 전압이 8V, 드레인 전류가 1mA가 되도록 R_S, R_1, R_2를 구하였다...2025.04.28
-
심전도 (ECG) 필터 설계2025.04.291. 계측증폭기 설계 계측증폭기는 세 개의 op-amp를 사용하여 설계되었습니다. 입력 신호를 약 100배 증폭하기 위해 저항 값을 조정하였습니다. 2. 협대역차단필터 설계 협대역차단필터는 op-amp를 이용하여 설계되었습니다. 60Hz 주파수 대역을 잘 차단하는 것을 확인할 수 있었습니다. 3. 대역통과필터 설계 대역통과필터는 저역통과필터와 고역통과필터가 혼합된 형태로 설계되었습니다. 0.5Hz~100Hz 대역의 심전도 신호를 통과시키도록 설계하였습니다. 4. PSPICE 해석 및 검증 PSPICE 시뮬레이션 결과, 60Hz 잡음...2025.04.29
-
MOSFET 바이어스 회로 실험 결과 보고서2025.01.021. MOSFET 바이어스 회로 이 실험 보고서는 MOSFET 바이어스 회로에 대한 내용을 다루고 있습니다. 실험을 통해 게이트 바이어스 회로와 리미팅 회로의 전류 측정 결과를 확인하였으며, PSpice 시뮬레이션 결과와 실험 결과 간의 차이에 대해 고찰하였습니다. 실험 과정에서 발생할 수 있는 오차 요인들, 예를 들어 브레드보드, 도선, MOSFET, 저항 등의 내부 저항 특성으로 인한 차이가 실험 결과와 시뮬레이션 결과의 차이를 발생시킨 것으로 분석되었습니다. 1. MOSFET 바이어스 회로 MOSFET(Metal-Oxide-S...2025.01.02
-
[전자공학응용실험]11주차_7차실험_실험 18 증폭기의 주파수 응답 특성_예비레포트_A+2025.01.291. 공통 소스 증폭기의 주파수 응답 특성 이 실험에서는 [실험 17]에서 구현한 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악하고자 한다. 공통 소스 증폭기의 소신호 등가회로를 분석하여 주파수 응답 특성을 나타내는 보드 선도를 그리고, 3dB 주파수와 이득 대역폭 곱을 계산한다. 또한 이득 대역폭 곱을 증가시키는 방안을 제시한다. 2. MOSFET의 고주파 모델 MOSFET의 고주파 동작을 설명하기 위해 게이트-소스 커패시턴스(Cgs)와 게이트-드레인 커패시턴스(Cgd...2025.01.29