
총 115개
-
전자공학실험2 15장 예비레포트2025.05.071. 소신호 소스 공통 FET 교류증폭기 소신호 소스 공통 FET 교류증폭기의 동작원리를 이해하고 직류 및 교류 파라미터를 측정하여 실제 이론값과 비교 고찰하며, 증폭기의 전압이득에 영향을 미치는 파라미터들에 대해 분석한다. JFET 소스 공통 교류증폭기와 MOSFET 소스 공통 교류증폭기의 동작 원리와 해석 방법을 설명하고, 시뮬레이션을 통해 바이패스 캐패시터와 부하저항 변화에 따른 출력전압의 변화를 확인한다. 1. 소신호 소스 공통 FET 교류증폭기 소신호 소스 공통 FET 교류증폭기는 전자회로 설계에서 중요한 역할을 합니다. ...2025.05.07
-
서강대학교 22년도 전자회로실험 9주차 결과레포트2025.01.131. MOSFET 특성 및 바이어스 회로 MOSFET은 p-type substrate 위에 n+의 source, drain단자를 구성하고, 채널과 oxide로 분리되어있는 Gate를 이용해 channel에 전류가 흐르는 것을 조절하는 3 terminal device이다. NMOS의 ID – VDC 특성에서 VG가 threshold voltage Vth보다 크다면, n-channel이 형성되어 드레인과 소스 사이에 전류가 흐를 수 있다. 이때 VDS에 따라 MOS의 동작 영역이 triode region과 saturation regio...2025.01.13
-
전자회로설계실습 1차 예비보고서2025.05.101. Op Amp를 이용한 다양한 Amplifier 설계 센서의 Thevenin 등가회로를 구하고 PSPICE로 그렸습니다. 센서의 출력전압을 증폭하기 위해 Inverting Amplifier, Non-Inverting Amplifier, Summing Amplifier를 설계하고 PSPICE 시뮬레이션을 수행하였습니다. 각 증폭기의 설계과정, 회로, 출력파형을 제시하였고 주파수 특성 분석 결과도 포함하였습니다. 또한 증폭기 간 비교와 실험 결과도 기술하였습니다. 1. Op Amp를 이용한 다양한 Amplifier 설계 Op Amp...2025.05.10
-
다단 증폭기 실험 결과 보고서2025.01.021. 다단 증폭기 실험을 통해 2단 증폭기와 3단 증폭기의 동작 특성을 확인하였습니다. 각 단의 전압 이득, 입력/출력 임피던스 등을 측정하고 분석하였습니다. 10kΩ 저항 조건에서는 예상 값과 큰 차이가 없었지만, 10Ω 저항 조건에서는 오차가 상당히 크게 나타났습니다. 이는 매우 낮은 저항 값으로 인해 커패시터로 전류가 빠져나가면서 발생한 것으로 추정됩니다. 다단 증폭기 설계 시 입력 임피던스와 출력 임피던스의 적절한 조건이 중요하며, 각 단의 전압 이득 곱보다 전체 전압 이득이 작은 이유는 소스팔로워 효과와 단 간 신호 전달 ...2025.01.02
-
전자회로실험 과탑 A+ 결과 보고서 (실험 11 공통 소오스 증폭기)2025.01.291. 공통 소오스 증폭기 회로 공통 소오스 증폭기 회로에서 입력(v_t)은 게이트-소오스 전압(V_GS)이고, 출력(v_o)은 드레인-소오스 전압(V_DS)이다. 게이트-소오스 사이의 소신호 입력 전압에 비례하는 전류가 드레인에 흐르고, 이 전류가 출력 쪽의 저항 R_D에 의해 전압으로 변환되면서 전압을 증폭시킨다. 바이어스 회로를 포함한 공통 소오스 증폭기 회로에서 R_1, R_2, R_S는 게이트에 적절한 바이어스 전압을 제공해 MOSFET이 활성 영역(포화 영역)에서 동작하도록 한다. 2. 공통 소오스 증폭기의 입력-출력 특성...2025.01.29
-
실험 12_소오스 팔로워 예비 보고서2025.04.271. 소오스 팔로워 증폭기 소오스 팔로워 증폭기는 입력 신호가 게이트에 인가되고 출력 신호가 소오스에서 감지되는 공통 드레인 증폭기이다. 출력 신호가 입력 신호를 따라가기 때문에 '소오스 팔로워'라고 불린다. 소오스 팔로워는 출력 임피던스가 작아 작은 부하를 구동하는데 유리하고 전압 버퍼로 사용된다. 이 실험에서는 소오스 팔로워 회로의 동작 원리와 특성을 확인하였다. 2. 소오스 팔로워의 전압 이득 소오스 팔로워의 전압 이득은 1에 가까운 값을 가진다. 저항 부하와 전류원 부하가 있는 경우 각각 식 (12.1)과 (12.2)와 같이...2025.04.27
-
전기전자공학실험-다단 증폭기 RC 결합2025.04.301. RC 결합 JFET 다단 증폭기 다단으로 연결된 증폭기의 전압이득은 서로 연결된 증폭기의 전압이득의 곱이다. RC 결합은 커패시터를 이용해 직류 성분을 차단하고 교류 성분만 전달하는 결합 방식이다. 각각의 증폭 회로에서 독자적인 바이어스 전압을 선택할 수 있으나 결합 커패시터의 리액턴스가 주파수의 영향을 받기 때문에 두 증폭기 간 교류 신호 전달이 주파수의 영향을 받아 전체 증폭 회로의 이득이 주파수에 따라 변할 수 있다. 2. BJT와 JFET의 차이점 BJT와 비교하면 FET의 종류는 더 다양하다. 모든 FET는 매우 높은...2025.04.30
-
[전자공학실험2] MOSFET 증폭기의 주파수 응답2025.04.271. MOSFET 증폭기의 주파수 응답 실험을 통해 MOSFET의 small signal 등가 회로를 사용하여 common source 증폭기의 저주파 및 고주파 차단 특성을 이해하고, common source 증폭기를 구성하여 주파수 응답 특성을 해석하고 측정하였습니다. 실험 결과 저주파 대역에서는 magnitude response가 fitting line보다 조금 높게 나타났는데, 이는 41.8 Hz의 zero frequency를 가지기 때문에 생기는 현상이었습니다. 고주파 대역에서는 fitting line보다 조금 낮게 나타났...2025.04.27
-
전자회로실험 A+ 7주차 결과보고서(BJT Amp Biasing)2025.05.101. BJT Amp Biasing 이 실험에서는 BJT 증폭기의 바이어싱 방법에 대해 학습하고 각 방법의 장단점을 비교했습니다. 실험에서 다룬 바이어싱 방법은 Simple Biasing, Resistive Divider Biasing, Resistive Divider Biasing with Emitter Degeneration, Self-biasing 등입니다. 각 방법의 특성을 실험 결과를 통해 확인했으며, 저항 값 변화에 따른 민감도, 안정성, 효율성 등을 분석했습니다. 실험 결과를 통해 BJT 증폭기 설계 시 적절한 바이어싱 ...2025.05.10
-
[전자회로응용] Multistage Amplifier Circuit 결과레포트 (만점)2025.01.281. Multistage Amplifier Circuit 이 실험에서는 Multistage Amplifier Circuit을 구현하고 분석하였습니다. 주요 목표는 오실로스코프를 사용하여 파형을 확인하고, 출력신호의 clipping 메커니즘과 이를 방지하기 위한 조건을 분석하는 것이었습니다. 또한 Swamped Amp를 사용한 이유와 이론적 계산, 시뮬레이션, 측정 결과를 비교 분석하고 전압이득을 dB 스케일로 표시하는 것이었습니다. 1. Multistage Amplifier Circuit A multistage amplifier c...2025.01.28