
총 115개
-
전자회로실험 과탑 A+ 결과 보고서 (실험 14 캐스코드 증폭기)2025.01.291. 캐스코드 증폭기 캐스코드 증폭기는 입력단, 증폭단, 출력 특성으로 구성되어 있다. 입력단의 MOSFET M_1은 소스 팔로워 역할을 하며, 증폭단의 MOSFET M_2는 캐스코드 역할을 한다. 캐스코드 구조는 출력 저항을 크게 만들어 전압 이득을 향상시키며, 채널 길이 변조 효과를 최소화하여 넓은 대역폭에서 동작할 수 있다. 캐스코드 증폭기의 전압 이득은 대략적으로 A_v = g_m * R_D로 나타낼 수 있다. 2. 실험 절차 및 결과 실험에서는 V_GG 값을 변화시키며 출력 전압을 측정하였고, 트랜스컨덕턴스 g_m과 출력 ...2025.01.29
-
[전자공학응용실험]5주차_4차실험_실험14 캐스코드 증폭기_결과레포트_A+2025.01.291. 캐스코드 증폭기 캐스코드 증폭기는 일반 소스 증폭기에 비해 더 큰 전압 이득과 더 높은 전력 저항을 가지는 장점이 있습니다. 하지만 두 개의 MOSFET을 사용해야 하므로 둘 다 바이어스를 해야 하는 단점이 있습니다. 따라서 전압 공급의 제한이 낮아집니다. 캐스코드 증폭기의 출력 저항은 M1 트랜지스터 자체의 출력 저항 ro1에 gm2ro2가 추가되어 증가합니다. PSpice에서는 VDD를 12V로 적용했지만 실험에서는 7V로 적용했고, RL 값도 PSpice에서는 10kΩ, 실험에서는 69.91kΩ으로 달랐기 때문에 전압 이...2025.01.29
-
[전자공학응용실험]10주차_6차실험_실험 17 능동 부하가 있는 공통 소오스 증폭기_결과레포트_A+2025.01.291. 전압 이득 계산 PSpice 계산값에서는 VDD 에 5V 를 인가하였으며, pMOS 소자를 다른 것을 사용하였으므로 DC bias 값이 다르게 나와 전압 이득이 다르게 나오게 되었다. 2. 출력 전압 왜곡 출력 전압의 크기가 크게 되면 Bias point 내에서 swing 하는 것이 아닌 bias point 를 벗어나 swing 하게 되어 출력 파형이 잘리게 되는 clamping 현상이 발생하여 왜곡이 일어나게 된다. 1. 전압 이득 계산 전압 이득 계산은 전자 회로 설계에서 매우 중요한 부분입니다. 전압 이득은 입력 전압과 ...2025.01.29
-
전자공학응용실험 ch17 능동부하가 있는 공통 소오스 증폭기 예비레포트2025.05.031. 능동 부하가 있는 공통 소오스 증폭기 이 실험에서는 정전류원과 전류 거울을 이용한 능동 부하가 있는 공통 소오스 증폭기 회로를 구성하고, 이를 바탕으로 공통 소오스 증폭기의 전압 이득을 구하고자 한다. 능동 부하는 아날로그 증폭기에서 널리 사용되고 있으며, 간단한 공통 소오스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 2. 전류 전원 및 전류 미러 집적 회로 설계의 바이어싱은 일정한 전류 전원을 이용한다. 전류 미러는 바이어싱에 사용될 뿐만 아니라, 때때로 전류 증폭기로도 쓰인다. 전류 전원과 전류 미러는 유한한 ...2025.05.03
-
전자회로설계 및 실습7_설계 실습7. Common Emitter Amplifier의 주파수 특성_결과보고서2025.01.221. Common Emitter Amplifier의 주파수 특성 이번 실습에서는 이전에 설계한 emitter 저항을 이용한 Common Emitter Amplifier의 주파수 특성과 커패시터들의 영향을 측정하고 평가하였습니다. 실험 결과, 전압 및 전류 측정에서 평균 2.5% 이하의 오차를 얻을 수 있었고, 1MHz 이하의 주파수 대역에서는 실험 결과와 시뮬레이션 값의 차이가 작았습니다. 하지만 1MHz 이상의 고주파 대역에서는 오차가 크게 나타났습니다. 이는 가변 저항 값의 오차와 입력 전압이 작아 오실로스코프에서 정확한 측정이...2025.01.22
-
전자회로설계 및 실습11_설계 실습11. Puch-Pull Amplifier 설계_예비보고서2025.01.221. Classic Push-Pull Amplifier 특성 Push-Pull 증폭기의 Dead Zone과 Crossover distortion 현상을 파악하고 이를 제거하는 방법에 대해 실험한다. PSpice 시뮬레이션을 통해 입출력 transfer characteristic curve와 입출력 파형을 확인하여 Dead Zone과 Crossover distortion 현상을 이해한다. 2. Feedback loop와 OP-amp를 이용한 Push-Pull Amplifier 특성 Push-Pull 증폭기 출력을 OP Amp의 (-)...2025.01.22
-
MOSFET 증폭기 회로 예비보고서2025.01.021. MOSFET 증폭기 회로 MOSFET를 사용한 소스 접지 증폭기의 바이어스 방법과 기본적인 특성을 이해하도록 한다. n 채널 MOSFET의 구조와 동작 원리, 동작 영역에 따른 드레인 전류 특성, 소스 공통 증폭기의 구조와 특성 등을 설명하고 있다. 실험을 통해 MOSFET의 특성과 소스 공통 증폭기의 동작을 확인하고자 한다. 1. MOSFET 증폭기 회로 MOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor) 증폭기 회로는 전자 회로 설계에서 매우 중요한 역할을 합니다. MOS...2025.01.02
-
트랜지스터 회로 실험 결과 보고서2025.01.031. 트랜지스터의 증폭작용 트랜지스터의 가장 핵심적인 기능은 전류 증폭기로서의 기능이다. 트랜지스터를 이용하여 적절한 회로를 구성하면 베이스 전류가 입력전류이고 컬렉터 전류를 출력 전류로 할 때 I_C = betaI_B(beta는 전류 증폭률)의 관계식이 성립한다. 트랜지스터 회로의 전류 증폭률을 계산함으로써 회로의 동작 특성을 확인할 수 있다. 2. 이미터 공통(common emitter)회로 이미터 공통 회로에서 I_B와 I_C는 각각 I_B' = (V_RB) / (V_B) = (V_BB - V_B) / (V_R)와 I_C = ...2025.01.03
-
[전자회로응용] Two stage CS amplifier circuit 결과레포트 (만점)2025.01.281. Two stage CS amplifier circuit 이 실험에서는 Two stage CS amplifier circuit을 구현하고 이론적으로 계산한 전압이득과 시뮬레이션 및 측정값을 비교하는 것이 목표입니다. 1단 CS 증폭기의 전압이득은 -gm*RL/(1+gm*RL)이고, 2단 CS 증폭기의 전압이득은 -gm*RL/(1+gm*RL)입니다. 따라서 전체 전압이득은 1단과 2단의 전압이득을 곱한 값이 됩니다. Multisim과 MyDAQ을 사용하여 회로를 구성하고 Oscilloscope로 입출력 파형을 확인하여 이론값과 비...2025.01.28
-
전자회로실험 과탑 A+ 예비 보고서 (실험 18 증폭기의 주파수 응답 특성)2025.01.291. 공통 소스 증폭기의 주파수 응답 특성 이 실험에서는 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭(bandwidth)의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악한다. 증폭기에 사용되는 트랜지스터 내부의 기생 커패시턴스로 인해 주파수에 따라 전압 이득 및 위상이 변하며, 대역폭은 증폭기의 전압 이득이 유지되는 주파수 범위를 나타낸다. 실험을 통해 이득 대역폭 곱의 관계를 이해하고자 한다. 2. 공통 소스 증폭기의 소신호 등가 모델 실험 회로를 소신호 등가 모델을 사용하여 표현하고, 입력단에서 바라본 입력 저항...2025.01.29