
총 381개
-
pspice 기본op앰프응용회로예비레포트2025.05.091. 부임피던스 회로 부입력 저항을 가지며 부임피던스 회로라 불린다. 이 회로는 원하지 않는 정 저항을 상쇄시키는 데 사용되어진다. 입력 저항 R_in은 V_in/I로 정의된다. OP앰프의 입력은 V_+ = V_in, V_- = (R_A V_out)/(R_A +R_F)이며 V_+ = V_-로 두면 V_out = V_in(1 + R_F/R_A)이다. 입력저항 R_in = -R_A R/R_F이다. 저항이 임피던스 Z로 대체되면, 그 회로는 이벽 임피던스 -(R_A/R_F)Z를 갖는 부임피던스 회로가 된다. 2. 종속 전류 발생기 종속전...2025.05.09
-
[전자공학실험2] RC회로의 주파수 응답2025.04.271. RC 회로의 주파수 응답 실험을 통해 RC 회로의 주파수 응답 특성을 측정하고 이론값과 비교하였다. LPF와 HPF의 전달함수를 계산하여 주파수에 따른 magnitude와 phase를 Bode plot으로 그리고, 실험 결과와 비교하여 RC 회로의 filter로서의 기능을 확인할 수 있었다. 실험 결과와 이론값의 차이는 주로 OSC의 vertical scale 조정 문제와 신호 크기 감쇄에 따른 SNR 저하로 인한 오차 때문인 것으로 분석되었다. 1. RC 회로의 주파수 응답 RC 회로의 주파수 응답은 전자 회로 설계에서 매우...2025.04.27
-
[기초전자실험 with pspice] 08 테브난의 정리 예비보고서 <작성자 학점 A+>2025.04.281. 테브난의 정리 테브난의 정리는 '전원이 포함된 회로망은 하나의 등가전압 및 직렬로 연결된 등가저항으로 바꿀 수 있다'로 정의된다. 이렇게 만들어진 회로를 테브난 등가회로라 한다. 테브난 등가회로를 만들 때 전압원과 저항이 직렬로 연결되게 만드는데, 이는 전압분배법칙은 직렬연결에서 사용되기 때문에 직렬로 등가회로를 만들면 외부에 연결되는 저항에 걸리는 전압의 크기를 구할 수 있기 때문이다. 2. 테브난 등가회로 구하는 과정 테브난 등가회로를 구하는 과정은 다음과 같다: 1. 전류 또는 전압을 구하려는 연결점이나 부품을 개방된 단...2025.04.28
-
[기초전자실험 with pspice] 14 인덕터 결과보고서 <작성자 학점 A+>2025.04.281. 인덕터 실험 이번 실험에서는 인덕터의 특성을 확인하였다. 실험 과정에서 오실로스코프, 파형발생기, 브레드보드, 저항, 인덕터 등의 장비와 부품을 사용하였다. 실험 결과, 직렬 연결된 인덕터의 전체 인덕턴스는 직렬 저항을 구하는 식과 같고, 병렬 연결된 인덕터의 전체 인덕턴스는 병렬 저항을 구하는 식과 같다는 것을 확인하였다. 또한 주파수가 증가함에 따라 인덕터에 걸리는 전압이 증가하고, 인덕터 용량이 증가할수록 인덕터에 걸리는 전압이 증가하는 것을 확인하였다. 이번 실험을 통해 커패시터와 인덕터의 리액턴스 변화를 비교할 수 있...2025.04.28
-
[기초전자실험 with pspice] 15 휘스톤브릿지 예비보고서 <작성자 학점 A+>2025.04.282025.04.28
-
전자회로실험 과탑 A+ 예비 보고서 (실험 7 이미터 팔로워)2025.01.291. 이미터 팔로워 회로 이미터 팔로워 회로는 베이스에 입력된 신호가 이미터로 전달되며, 출력 신호는 입력 신호와 같은 위상을 가지지만 전압 이득이 거의 1인 특징을 갖는 회로입니다. 이 회로는 주로 전류 이득을 높이기 위해 사용되며, 출력 임피던스를 낮추고 입력 임피던스를 높이는 데 유리합니다. 2. 전압 이득 이미터 팔로워 회로의 전압 이득은 1에 매우 가깝습니다. 이는 출력 전압이 입력 전압을 거의 그대로 따라간다는 뜻이며, 위상 반전이 발생하지 않습니다. 3. 입력 임피던스 입력 임피던스는 매우 크습니다. 입력 임피던스는 베...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 21 차동 증폭기 심화 실험)2025.01.291. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하고자 한다. 주요 동작 원리는 입력 트랜지스터(M1, M2)가 차동 입력 신호를 증폭하고, 전류 거울(M3, M4)이 정전류원을 구성하며, 부하 트랜지스터(M5, M6)가 능동 부하로 작동하여 높은 출력 저항과 전압 이득을 제공한다. 이 회로는 높은 선형성과 잡음 억제 특성으로 고성능 아날로그 설계에서 필수적인 역할을 한다. 2. 공통 모드 제거비(CMRR) 차동 증폭기의 공통 모드 제...2025.01.29
-
전자회로실험 과탑 A+ 결과 보고서 (실험 12 소오스 팔로워)2025.01.291. 소오스 팔로워 회로 소오스 팔로워 회로는 전압 버퍼로도 불리며, 입력 신호를 증폭하지 않고 동일한 위상의 신호를 출력하지만, 출력 저항을 낮추고 전류를 증폭하는 역할을 한다. 이 회로의 주요 특성은 입력과 출력의 관계, 전압 이득, 출력 저항 감소, 전류 이득 등이다. 2. 소오스 팔로워 회로의 실험 결과 실험을 통해 R_S 값이 MOSFET의 동작 점과 회로의 전류 흐름에 중요한 역할을 한다는 점을 확인할 수 있었다. 또한 입력 전압 변화에 따른 출력 전압 변화를 측정하여 소오스 팔로워의 전압 이득이 거의 1에 가까운 것을 ...2025.01.29
-
전자회로실험 과탑 A+ 결과 보고서 (실험 15 다단 증폭기)2025.01.291. 다단 증폭기의 이론적 해석 다단 증폭기는 여러 증폭 단을 직렬로 연결하여 신호를 순차적으로 증폭하는 방식으로, 각 증폭 단이 가진 장점을 결합해 더 높은 전압 이득과 신호 증폭을 달성할 수 있다. 다단 증폭기의 주요 이론적 해석으로는 전압 이득, 입출력 임피던스, 주파수 응답, 바이어스 설정, 잡음 및 왜곡 등이 있다. 2. 2단 증폭기 실험 결과 2단 증폭기 실험에서는 각 MOSFET의 전압과 전류를 측정하고, 포화 영역에서 동작하는지 확인했다. 또한 소신호 등가회로를 이용해 이론적인 전압 이득을 계산하고, 실험 결과와 비교...2025.01.29
-
교류및전자회로실험 실험10-2 트랜지스터 증폭회로2 예비보고서2025.01.171. 트랜지스터 증폭회로 이 실험에서는 common-collector 형태의 emitter follower 회로와 Darlington amplifier를 구현하고 그 동작을 확인하여 트랜지스터 증폭회로에 대한 이해를 높였습니다. 이를 통해 입력 임피던스, 출력 임피던스, buffer의 개념을 심화하였습니다. 2. emitter follower 회로 emitter follower 회로는 신호의 크기를 증폭하지는 않지만, 높은 입력 임피던스와 낮은 출력 임피던스를 가져 신호원의 교류신호가 부하에 그대로 전달되도록 하는 역할을 합니다. ...2025.01.17