
총 149개
-
울산대학교 전기전자실험 14. 전류원 및 전류 미러 회로2025.01.121. 공통 source 회로의 바이어스 공통 source 회로의 바이어스에 대해 설명하고 있습니다. Shockley 방정식을 통해 구한 해 중 하나는 V_P와 I_DSS 범위 내에 있지만 다른 하나는 이 범위 밖에 있어 타당하지 않은 값이라고 설명하고 있습니다. 2. 이론값과 측정값의 오차 이론값과 측정값 사이에 가장 큰 오차가 발생한 이유는 이전 실험에서 사용한 JFET의 I_DSS가 8mA로 측정되어 이번 실험에서 이론값을 8mA로 두고 구했기 때문이라고 설명하고 있습니다. 3. 트랜지스터의 동작 V_DS와 V_DG의 차이를 통...2025.01.12
-
전자공학실험 23장 연산 증폭기 응용 회로 1 A+ 결과보고서2025.01.151. 연산 증폭기 응용 회로 이 실험에서는 연산 증폭기를 이용한 응용 회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다. 연산 증폭기를 이용하여 비반전 증폭기, 반전 증폭기, 아날로그 전원 덧셈기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다. 2. 반전 증폭기 실험회로 1에서 R1=10kΩ, R2=20kΩ일 때 입력 파형과 출력 파형을 측정하고, 전압 이득을 계산하였다. 전압 이득은 약 2[V/V]로 이상적인 반전 증폭기의 전압 이득과 동일함을 확인하였다. 또한 R1=10kΩ, R2=...2025.01.15
-
실험 11_공통 소오스 증폭기 예비 보고서2025.04.271. 공통 소오스 증폭기 이 실험에서는 MOSFET을 이용한 공통 소오스 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 공통 소오스 증폭기는 게이트가 입력 단자, 드레인이 출력 단자, 소오스가 공통 단자인 증폭기로서 높은 전압 이득을 얻을 수 있는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 소오스 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구해본 다음, 실험을 통하여 동작을 확인하고자 한다. 2. MOSFET 소신호 등가회로 MOSFET이 포화영역에서 ...2025.04.27
-
전자기 유도와 변압기 - 일반물리실험II A+레포트2025.01.291. 전자기 유도 패러데이 법칙에 따르면 전류고리에 유도되는 기전력의 크기는 전류고리를 통과하는 자기다발의 시간변화율과 같다. 렌츠 법칙에 따르면 전류고리에 전류를 유도한 자기다발의 변화를 방해하는 방향으로 유도 전류가 흐른다. 2. 변압기 변압기는 전력을 효율적으로 송전하고 안전하게 사용하도록 회로의 퍼텐셜을 높이거나 낮추는 장치이다. 두 개의 코일이 변압기를 구성할 때, 첫 번째 코일에는 교류전원이, 두 번째 코일에는 전압계가 연결된다. 이상적인 변압기라면 에너지 보존법칙에 의해 입력되고 출력되는 전력이 같다. 3. 코일 구조와...2025.01.29
-
Common Emitter Amplifier의 주파수 특성 결과보고서2025.04.271. Common Emitter Amplifier Common Emitter Amplifier는 입력은 베이스를 통하고 출력은 컬렉터 단자에서 얻으며 이미터를 입출력 단자에 공통으로 이룬다. 설계목표를 달성하기 위해 그림의 회로를 설계하였다. 입력신호가 베이스 단자에 인가되고 컬렉터에서 출력신호가 나오도록 구성된 Common Emitter Amplifier 회로를 구성하여 주어진 조건을 이용하여 주파수 특성 및 커패시터들의 영향을 측정하였고 이론값과 비슷하게 나왔다. 2. 주파수 특성 입력신호의 크기를 20 mVpp로 고정하고 주파...2025.04.27
-
실험14_전자회로실험_예비보고서_캐스코드 증폭기2025.01.091. 캐스코드 증폭기 캐스코드 증폭기는 MOSFET를 이용한 증폭기 회로로, 입력 MOSFET와 부하 MOSFET로 구성되어 있습니다. 이 실험에서는 캐스코드 증폭기의 동작 원리와 특성을 분석하고자 합니다. 실험 절차에 따라 캐스코드 증폭기의 DC 동작점 설정, 입출력 전압 특성 측정, 소신호 등가회로 분석, 전압 이득 측정 등을 수행하여 캐스코드 증폭기의 특성을 종합적으로 확인할 수 있습니다. 1. 캐스코드 증폭기 캐스코드 증폭기는 전자 회로 설계에서 널리 사용되는 중요한 회로 구조입니다. 이 증폭기는 높은 입력 임피던스와 낮은 ...2025.01.09
-
전자공학실험 11장 공통 소오스 증폭기 A+ 예비보고서2025.01.131. 공통 소오스 증폭기 이 실험에서는 MOSFET을 이용한 공통 소오스 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 공통 소오스 증폭기는 게이트가 입력 단자, 드레인이 출력 단자, 소오스가 공통 단자인 증폭기로서 높은 전압 이득을 얻을 수 있는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 소오스 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구해본 다음, 실험을 통하여 동작을 확인하고자 한다. 2. MOSFET 소신호 등가회로 MOSFET이 포화 영역에서...2025.01.13
-
A+받은 에미터 공통 증폭기 전압이득 결과레포트2025.05.101. 에미터 공통 증폭기 회로 실험을 통해 에미터 공통 증폭기 회로의 전압이득 특성을 확인하였습니다. PSPICE 시뮬레이션 결과와 실험 결과를 비교하여 분석하였으며, 입력전압과 출력전압의 위상 차이, 전압이득 등을 확인하였습니다. 실험에 사용된 소자와 시뮬레이션에 사용된 소자의 특성 차이로 인해 약간의 오차가 있었지만, 에미터 공통 증폭기 회로의 기본적인 동작 원리를 이해할 수 있었습니다. 1. 에미터 공통 증폭기 회로 에미터 공통 증폭기 회로는 트랜지스터를 이용한 기본적인 증폭 회로 중 하나입니다. 이 회로는 입력 신호를 증폭하...2025.05.10
-
실험 13_공통 게이트 증폭기 예비 보고서2025.04.271. 공통 게이트 증폭기 공통 게이트 증폭기는 입력 임피던스가 작아 전류를 잘 받아들이는 특성이 있다. 이 실험에서는 공통 게이트 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 2. 공통 게이트 증폭기의 전압 이득 공통 게이트 증폭기의 전압 이득은 소오스 축퇴 저항이 있는 공통 소오스 증폭기와 같고, 위상만 반대임을 알 수 있다. 3. 공통 게이트 증폭기의 입력 임피던스 공통 게이트 증폭기의 입력 임피던스는 공통 소오스 증폭기에 비해서 매우 작음을 알 수 있다. 이를 이용하면 별도의 ...2025.04.27
-
실험 13_공통 게이트 증폭기 결과보고서2025.04.281. 공통 게이트 증폭기 공통 게이트 증폭기는 입력 임피던스가 작아 전류를 잘 받아들이는 특성이 있다. 이 실험에서는 공통 게이트 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 2. MOSFET 증폭기 회로 이번 실험에서는 MOSFET을 이용한 기본적인 세 가지 증폭기 중에서 공통 게이트 증폭기에 대한 실험을 진행한다. 실험을 통해 공통 게이트 증폭기의 동작 원리, 전압 이득, 입력-출력 임피던스 등을 확인하였다. 3. 입력-출력 전달 특성 실험회로 1의 입력-출력 전달 특성을 확인하...2025.04.28