
총 149개
-
Common Emitter Amplifier의 주파수 특성 예비보고서2025.04.271. Common Emitter Amplifier의 주파수 특성 이 보고서의 목적은 이전 실험에서 설계한 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정하고 평가하는 것입니다. 보고서에는 PSPICE 시뮬레이션을 통한 출력 파형 분석, 주파수 특성 그래프 작성, 3dB 주파수와 unity gain 주파수 측정 등의 내용이 포함되어 있습니다. 또한 증폭기 이득, 전압 이득 등의 특성 변화를 분석하고 그 이유를 설명하고 있습니다. 1. Common Emitter Amp...2025.04.27
-
실험 12_소오스 팔로워 예비 보고서2025.04.271. 소오스 팔로워 증폭기 소오스 팔로워 증폭기는 입력 신호가 게이트에 인가되고 출력 신호가 소오스에서 감지되는 공통 드레인 증폭기이다. 출력 신호가 입력 신호를 따라가기 때문에 '소오스 팔로워'라고 불린다. 소오스 팔로워는 출력 임피던스가 작아 작은 부하를 구동하는데 유리하고 전압 버퍼로 사용된다. 이 실험에서는 소오스 팔로워 회로의 동작 원리와 특성을 확인하였다. 2. 소오스 팔로워의 전압 이득 소오스 팔로워의 전압 이득은 1에 가까운 값을 가진다. 저항 부하와 전류원 부하가 있는 경우 각각 식 (12.1)과 (12.2)와 같이...2025.04.27
-
Semiconductor Op Amp 실험 보고서 (A+)2025.01.241. OP AMP(Operational Amplifier 연산 증폭기) OP AMP는 가장 큰 전압 이득을 가지며 +입력단자와 입력단자 간의 전압 차를 이용한 증폭기이다. OP AMP는 입력단자, +입력단자, 정측 전원단자, 부측 전원단자, 출력 단자 총 5개의 단자로 구성되어 있다. 2개의 입력단자 중에 입력단자에 입력 신호를 가하면 입력과는 반대되는 상태의 신호가 출력되고, +입력단자에 입력 신호를 가하면 같은 상태의 신호가 출력된다. 따라서 입력단자를 반전 입력, +입력단자를 비반전 입력이라 칭한다. 2. 반전 증폭기 반전 증...2025.01.24
-
[전자회로실험] 베이스 접지 증폭기 및 이미터 폴로워 회로 결과보고서2025.04.261. 베이스 접지 증폭기 베이스 접지 증폭기 실험을 통해 입력 저항이 낮고 출력 저항이 큰 회로 특성을 확인했습니다. 실험 결과, 전압 이득과 입력 저항 값은 이론값, 시뮬레이션값, 실험값이 모두 근사한 값을 나타냈지만 출력 저항의 경우 차이가 발생했습니다. 하지만 입력 저항보다 훨씬 작은 값을 가진다는 점은 공통적이었습니다. 2. 이미터 폴로워 회로 이미터 폴로워 회로 실험을 통해 입력 저항이 높고 출력 저항이 낮은 회로 특성을 확인했습니다. 실험 결과, 전압 이득과 입력 저항 값은 이론값, 시뮬레이션값, 실험값이 모두 근사한 값...2025.04.26
-
능동 부하가 있는 공통 소오스 증폭기 예비보고서2025.04.271. 공통 소오스 증폭기 이 실험에서는 능동 부하가 있는 공통 소오스 증폭기 회로를 구성하고, 전압 이득을 구하고자 한다. 능동 부하는 아날로그 증폭기에서 널리 사용되며, 간단한 공통 소오스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 2. 능동 부하 능동 부하는 PMOS 트랜지스터를 이용하여 구현한다. 입력에 따라 M1에 흐르는 전류와 부하에 흐르는 전류가 같아지는 출력을 구할 수 있고, 이를 통해 전달 특성 곡선을 얻을 수 있다. 3. 소신호 등가회로 능동 부하가 있는 공통 소오스 증폭기의 저주파 대역에서의 전압 이득...2025.04.27
-
기초전자실험 - 19장 공통 이미터 증폭기 설계2025.04.301. 공통 이미터 증폭기 설계 공통 이미터 증폭기를 설계, 구성하고 시험하였다. 직류 바이어스와 교류 증폭값을 계산하고 측정하였다. 설계 과정에서 트랜지스터 규격과 회로의 동작 조건을 상세히 정의하였다. 실제 회로를 구성하기 전에 컴퓨터를 이용한 설계를 수행하고 테스트하였다. 2N3904 트랜지스터를 사용하였으며, 회로는 VCC = 10V, Av = 100 (최소값), Zi = 1kΩ (최소값), Zo = 10kΩ (최대값), 교류 출력 전압 스윙 = 3Vp-p (최대값), 부하 저항 RL = 10kΩ (최소값)의 특성을 가져야 한...2025.04.30
-
기초전자실험 결과레포트 - 공통 베이스 및 이미터 폴로어 (공통 컬렉터) 트랜지스터 증폭기2025.04.301. 공통 베이스 트랜지스터 증폭기 공통 베이스 트랜지스터 증폭기는 주로 고주파 응용에 사용되며, 작은 입력 임피던스와 중간 정도의 출력 임피던스를 가지고 전압 이득을 크게 할 수 있다. 전압 이득은 RC/re로 주어진다. 입력 임피던스는 re, 출력 임피던스는 RC이다. 이 증폭기는 입력과 출력의 위상이 같다. 2. 이미터 폴로어 트랜지스터 증폭기 이미터 폴로어 트랜지스터 증폭기는 입력 임피던스가 높고 출력 임피던스가 낮다. 전압 이득은 1보다 낮지만 전류 이득과 전력 이득은 높다. 입력 신호와 출력 신호의 위상이 같아 위상 반전...2025.04.30
-
중앙대 전자회로 설계 실습 예비보고서 7_Common Emitter Amplifier의 주파수 특성2025.01.111. Common Emitter Amplifier의 주파수 특성 이전 실험의 2차 설계 결과회로에 대하여 모든 커패시터의 용량을 10uF으로 하고 CE 증폭기에 100㎑, 20mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 Simulation하였다. 출력전압의 최대값은 152mV, 최솟값은 -137mV이다. 입력신호의 주파수가 10㎐에서 10㎒까지 변할 때 CE amplifier의 주파수 특성을 PSPICE로 simulation하여 그래프로 그렸다. 입력신호의 주파수가 10㎐에서 Unit gain frequency까지 변...2025.01.11
-
실험 21_차동 증폭기 심화 실험 예비보고서2025.04.281. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하고자 한다. 차동 증폭기는 공통 모드 제거비(CMRR)가 중요한 특성이며, 이를 위해 부하 저항과 트랜지스터의 매칭이 중요하다. 능동 부하를 사용하면 저항 부하에 비해 공정 변화에 강하고 추가 비용이 들지 않는 장점이 있다. 2. 공통 모드 제거비(CMRR) 공통 모드 제거비(CMRR)는 차동 증폭기의 중요한 특성으로, 차동 입력과 공통 모드 입력에 대한 이득 비율을 나타낸다. CMRR...2025.04.28
-
실험 15_다단 증폭기 결과보고서2025.04.281. 다단 증폭기 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하였다. 단일단 증폭기만으로는 이득이 부족하거나, 소오스 및 부하 임피던스와 증폭기 자체의 입력-출력 임피던스의 차이가 클 경우에는 일반적으로 다단 증폭기를 사용한다. 실험을 통해 다단 증폭기의 입력단과 출력단의 임피던스 조건, 전압 이득 특성 등을 확인하였다. 2. MOSFET 증폭기 이 실험에서는 MOSFET을 이용한 2단 증폭기와 3단 증폭기를 구성하고 그 특성을 분석하였다. MOSFET의 트랜스컨덕턴스와 출력 저항을 구하고, 이를 이...2025.04.28