
총 149개
-
전자회로실험 과탑 A+ 결과 보고서 (실험 8 공통 베이스 증폭기)2025.01.291. 공통 베이스 증폭기 공통 베이스 증폭기 회로는 베이스를 공통 단자로 사용하는 트랜지스터 증폭기 회로로, 주로 고주파 증폭기로 사용된다. 이 회로에서 입력 신호는 이미터에 인가되며, 출력 신호는 컬렉터에서 얻어진다. 베이스는 고정된 전압을 유지하며 입력과 출력 사이에서 공통 노드로 동작한다. 공통 베이스 증폭기는 전류 증폭보다는 전압 증폭이 필요한 경우에 유용하며, 고주파 응답이 우수한 장점이 있다. 2. 공통 베이스 증폭기의 특성 공통 베이스 증폭기의 주요 특성은 다음과 같다: 1) 전류 이득은 1에 가깝다. 2) 전압 이득은...2025.01.29
-
전자회로실험 과탑 A+ 결과 보고서 (실험 22 연산 증폭기 특성)2025.01.291. 연산 증폭기 특성 연산 증폭기(op-amp)는 두 입력 단자 간의 전압 차이를 증폭하여 출력으로 전달하는 고이득 전압 증폭기이다. 이 연산 증폭기는 다양한 회로 구성에 따라 반전 증폭기, 비반전 증폭기, 차동 증폭기 등으로 활용될 수 있으며, 각 회로는 저항 및 피드백 요소를 추가하여 원하는 특성에 맞게 출력 전압을 조정할 수 있다. 2. 공통 모드 전압 범위 연산 증폭기의 입력 공통 모드 전압 범위를 측정하여 표 22-1에 기록하였다. 입력의 공통 모드 전압을 변화시키면서, 연산 증폭기의 DC 전류가 일정하게 흐르고 출력의 ...2025.01.29
-
홍익대학교 전자회로(2) H-SPICE 시뮬레이션 보고서2025.04.261. CS Amp 설계 CS Amp 설계 시 전압이득 20 정도를 얻기 위해 M2 NMOS TR의 W/L 크기와 Vb 바이어스 전압을 조절하였다. M2가 Current Source로 동작할 수 있도록 VDS에 따른 전류 변화가 작은 조건을 찾았으며, 전압이득을 높이기 위해 M1 PMOS TR의 W 크기를 조절하였다. 최종적으로 M2의 W/L을 0.6um, Vb를 0.62V로 설정하고 M1의 W를 0.4um로 설정하여 전압이득 22.4를 얻었다. 2. Transient 시뮬레이션 Vin에 1.86V DC 바이어스와 10mV Peak-...2025.04.26
-
전자공학실험 13장 공통 게이트 증폭기 A+ 예비보고서2025.01.131. 공통 게이트 증폭기 공통 게이트 증폭기는 입력 임피던스가 작아 전류를 잘 받아들이는 특성이 있다. 이 실험에서는 공통 게이트 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 공통 게이트 증폭기의 전압 이득은 소오스 축퇴 저항이 있는 공통 소오스 증폭기와 같고, 위상만 반대이다. 공통 게이트 증폭기의 입력 임피던스는 매우 작으며, 전압을 받아들이는 용도보다는 전류를 받아들이는 용도로 많이 사용된다. 실험을 통해 공통 게이트 증폭기의 전압 이득, 입력 임피던스, 출력 임피던스를 측정하...2025.01.13
-
중앙대 전자회로 설계 실습 예비보고서 7_Common Emitter Amplifier의 주파수 특성2025.01.111. Common Emitter Amplifier의 주파수 특성 이전 실험의 2차 설계 결과회로에 대하여 모든 커패시터의 용량을 10uF으로 하고 CE 증폭기에 100㎑, 20mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 Simulation하였다. 출력전압의 최대값은 152mV, 최솟값은 -137mV이다. 입력신호의 주파수가 10㎐에서 10㎒까지 변할 때 CE amplifier의 주파수 특성을 PSPICE로 simulation하여 그래프로 그렸다. 입력신호의 주파수가 10㎐에서 Unit gain frequency까지 변...2025.01.11
-
실험 08_공통 베이스 증폭기 예비보고서2025.04.271. 공통 베이스 증폭기 공통 베이스 증폭기는 입력 임피던스가 작기 때문에 전류를 잘 받아들이는 특성을 지니고 있다. 이 실험에서는 공통 베이스 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통해 확인하고자 한다. 2. 공통 베이스 증폭기의 전압 이득 공통 베이스 증폭기의 전압 이득은 소신호 등가회로를 이용해서 구할 수 있으며, 크기는 공통 이미터 증폭기와 같고, 위상만 반대임을 알 수 있다. 3. 공통 베이스 증폭기의 입력 임피던스 공통 베이스 증폭기의 입력 임피던스는 소신호 등가회로를 이용해서 구할 수 있...2025.04.27
-
실험 07_이미터 팔로워 결과보고서2025.04.281. 이미터 팔로워 증폭기 이미터 팔로워는 출력 임피던스가 작기 때문에 작은 부하 저항을 구동하는 데 많이 사용된다. 이 실험에서는 이미터 팔로워의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 2. BJT 증폭기 구조 BJT를 이용한 기본적인 세 가지 증폭기 중에서 공통 이미터 증폭기를 [실험 06]에서 실험하였다. 이번 실험은 나머지 두 가지 증폭기 구조 중 이미터 팔로워에 대한 실험이다. 3. 이미터 팔로워 회로 분석 실험을 통해 이미터 팔로워 회로의 DC 조건, 입력-출력 전달 특성, ...2025.04.28
-
실험 23_연산 증폭기 응용 회로1 결과보고서2025.04.281. 반전 증폭기 실험회로 1에서 반전 증폭기를 구성하고, R1 = 10kΩ, R2 = 20kΩ으로 설정했다. 입력 크기를 변화시키면서 출력 전압과 전압 이득을 측정했다. 그 결과 전압 이득이 음의 값으로 나왔고 절대값이 1 이상인 것을 확인했다. 이를 통해 반전 증폭기로서 잘 동작했다고 볼 수 있다. 또한 R2를 100kΩ으로 증가시키면 전압 이득도 증가하는 것을 확인했다. 2. 비반전 증폭기 실험회로 2에서 비반전 증폭기를 구성하고, R1 = 10kΩ, R2 = 20kΩ으로 설정했다. 입력 크기를 변화시키면서 출력 전압과 전압 ...2025.04.28
-
전기전자공학실험-공통 소스 트랜지스터 증폭기2025.04.301. 공통 소스 증폭기(Common Source Amplifier) 소스(Source)부분이 접지되어 입력전압과 출력전압의 기준이 되어 공통 소스 증폭기라고 불리며, 입력은 Gate, 출력은 Drain에 연결되어있다. BJT 공통 이미터 증폭기와 유사한데 게이트 방면을 통하여 들여다보는 쪽은 역방향 바이어스가 걸린 접합면이므로 입력 임피던스가 매우 크고 그로 인하여 높은 전류이득과 BJT에 비해 떨어지는 편이지만 전압이득 모두 가질 수 있다. JFET은 입력신호원의 출력 임피던스가 높은 경우에 높은 전류 이득을 얻기 위한 회로에 사...2025.04.30
-
기초전자실험 - 19장 공통 이미터 증폭기 설계2025.04.301. 공통 이미터 증폭기 설계 공통 이미터 증폭기를 설계, 구성하고 시험하였다. 직류 바이어스와 교류 증폭값을 계산하고 측정하였다. 설계 과정에서 트랜지스터 규격과 회로의 동작 조건을 상세히 정의하였다. 실제 회로를 구성하기 전에 컴퓨터를 이용한 설계를 수행하고 테스트하였다. 2N3904 트랜지스터를 사용하였으며, 회로는 VCC = 10V, Av = 100 (최소값), Zi = 1kΩ (최소값), Zo = 10kΩ (최대값), 교류 출력 전압 스윙 = 3Vp-p (최대값), 부하 저항 RL = 10kΩ (최소값)의 특성을 가져야 한...2025.04.30