총 65개
-
POS형 부울 함수들의 카노프 맵 작성2025.01.121. POS형 부울 함수 제목에 언급된 바와 같이, 이 프레젠테이션은 POS형 부울 함수들에 대한 카노프 맵을 작성하는 것을 다루고 있습니다. POS형 부울 함수는 논리 회로 설계에서 중요한 역할을 하는 함수로, 이를 시각화하는 카노프 맵을 작성하는 방법을 설명하고 있습니다. 2. 카노프 맵 카노프 맵은 부울 함수를 시각화하는 도구로, 입력 변수와 출력 값의 관계를 직관적으로 보여줍니다. 이 프레젠테이션에서는 POS형 부울 함수들의 카노프 맵을 작성하는 방법을 단계별로 설명하고 있습니다. 3. 논리 회로 설계 POS형 부울 함수는 ...2025.01.12
-
디지털 논리실험 9주차 예비보고서2025.05.061. 8-bit Serial-in Parallel-out Shift Register 74164 8-bit Serial-in Parallel-out Shift Register 74164의 datasheet를 확인하면, 이 장치의 역할과 입력 값 A와 B의 구분에 대해 설명할 수 있습니다. A와 B의 입력 값은 AND 게이트를 거치므로, B에 0을 넣으면 A의 입력 값과 관계없이 시프트 레지스터에 0이 입력되고, B에 1을 넣으면 A의 입력 값이 시프트 레지스터의 입력 값이 됩니다. 또한 datasheet에서 MR 핀이 active l...2025.05.06
-
디지털 논리실험 8주차 예비보고서2025.05.061. Gated D Latch Gated D Latch는 D와 EN을 입력 값으로 가지며, Q와 Q'를 출력 값으로 가진다. S-R Latch와 유사하지만 EN이라는 가드를 통해 S와 R의 값이 1,1이 되는 경우를 막는다는 점에서 차이가 있다. EN의 입력 값이 LOW일 때는 D 값과 상관없이 출력 값이 변하지 않으며, EN의 입력 값이 HIGH일 때는 D 값을 Q의 값으로 전달한다. 2. D Flip-flop D Flip-flop은 D Latch와 같이 D의 값을 Q의 값으로 전달해주지만, Latch와 달리 Flip-flop은 ...2025.05.06
-
조합 논리 회로와 순차 논리 회로의 비교2025.11.171. 조합 논리 회로(Combinational Logic Circuit) 조합 논리 회로는 입력에 대한 결과가 오직 현재 입력에만 의존하고 이전의 상태나 기억이 없는 논리 회로입니다. 논리 게이트(AND, OR, NOT, NAND, NOR 등)로 구성되며, 각 입력 조합에 대해 고유한 출력을 즉시 생성합니다. 내부 상태를 저장하지 않으며, 컴퓨터의 프로세서, 메모리, 제어 회로 등에서 입력 신호에 따라 즉각적인 출력이 필요한 경우에 사용됩니다. 2. 순차 논리 회로(Sequential Logic Circuit) 순차 논리 회로는 이...2025.11.17
-
한양대 디지털 IC 개요 및 조합논리회로2025.05.041. 조합논리회로 조합논리회로는 현재 입력에 따라 출력이 항상 똑같이 결정되는 논리회로를 뜻한다. 이와 반대로, 순차논리회로는 현재 입력 뿐만 아니라 이전 입력에도 영향을 받는다. SOP (SUM OF PRODUCT)와 POS (PRODUCT OF SUM)의 차이도 알아야 한다. SOP는 곱의 합이고 POS는 합의 곱이다. 간략화된 곱의 합의 기능을 하기 위해서는 1. Algebraic(대수) 간략화 방식 2. K-MAP 3. Quine-McCluskey 방식이 있다. 1번은 정확하지만 한 눈에 보기 어려운 단점이 있고, 3번은 표...2025.05.04
-
중앙대학교 아날로그및디지털회로 예비보고서72025.01.201. NAND 게이트 NAND 게이트의 동작을 분석하였습니다. 위상차가 0도일 때, 입력 신호가 모두 Low일 때 출력이 High가 되고, 입력 신호가 모두 High일 때 출력이 Low가 되는 것을 확인하였습니다. 위상차가 C도일 때와 180도일 때도 분석하였으며, 입력 신호 중 하나가 Low이면 출력이 High가 되는 것을 확인하였습니다. 이를 바탕으로 NAND 게이트의 진리표를 작성하였습니다. 2. NOR 게이트 NOR 게이트의 동작을 분석하였습니다. 위상차가 0도일 때, 입력 신호가 모두 Low일 때 출력이 High가 되고, ...2025.01.20
-
인하대 VLSI 설계 2주차 CMOS Process flow diagram 등 이론 수업 과제2025.05.031. CMOS Process flow diagram CMOS Process flow diagram을 다시 그려보고 설명하였습니다. CMOS 공정 흐름도를 통해 실리콘 칩 제조 과정을 자세히 살펴보았습니다. 모래에서 실리콘을 추출하고 잉곳을 만들어 웨이퍼를 제작하는 과정부터 포토리소그래피, 이온 주입, 에칭, 게이트 형성, 금속 증착 등 복잡한 공정 단계를 거쳐 최종적으로 완성된 프로세서를 만드는 과정을 이해할 수 있었습니다. 2. Intel 온라인 마이크로프로세서 박물관 Intel 온라인 마이크로프로세서 박물관을 방문하여 실리콘 칩...2025.05.03
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 논리함수와 게이트2025.05.101. NAND 게이트 설계 및 특성 분석 NAND 게이트를 AND, NOT 게이트를 활용하여 설계하였다. 시뮬레이션 결과 입력이 둘 다 1인 경우 출력이 0이 되는 것을 확인할 수 있었다. NAND 게이트의 진리표를 제시하였다. 2. NOR 게이트 설계 및 특성 분석 NOR 게이트를 OR, NOT 게이트를 활용하여 설계하였다. 시뮬레이션 결과 입력이 둘 다 0인 경우 출력이 1이 되는 것을 확인할 수 있었다. NOR 게이트의 진리표를 제시하였다. 3. XOR 게이트 설계 및 특성 분석 XOR 게이트의 회로도와 시뮬레이션 결과를 제시...2025.05.10
-
디지털집적회로설계 - 1bit Full Adder 구현 실습2025.11.151. Full Adder 회로 설계 1bit Full Adder를 Subcircuit 방식으로 구현한 실습 과제입니다. Half Adder와 OR 게이트를 조합하여 Full Adder를 설계했으며, 입력 신호로 Pulse를 사용하여 시뮬레이션을 수행했습니다. 진리표와 비교하여 Sum 출력값이 정확하게 나왔음을 확인했습니다. 이 설계는 향후 다중 비트 Full Adder 구현 시 재사용 가능하도록 모듈화되었습니다. 2. CMOS 기본 게이트 설계 Inverter, NAND, AND, OR, XOR 등의 기본 논리 게이트를 트랜지스터 ...2025.11.15
-
전기전자기초실험2 5주차 트랜지스터1(예비+결과레포트)2025.01.241. 트랜지스터의 종류 트랜지스터에는 BJT(Bipolar Junction Transistor)와 FET(Field Effect Transistor)가 있습니다. BJT는 전류 제어 방식으로 작동하며 NPN과 PNP 두 가지 유형이 있습니다. FET는 전압으로 제어되며 JFET(Junction FET)와 MOSFET(Metal-Oxide-Semiconductor FET) 등이 있습니다. MOSFET은 전력 제어에 유리하고 빠른 스위칭 속도로 다양한 전자기기에 활용됩니다. 2. NPN 트랜지스터와 PNP 트랜지스터의 차이 NPN 트랜...2025.01.24