
총 13개
-
[A+]floyd 회로이론 예비레포트_12 테브낭 정리(LTspice 시뮬레이션)2025.05.131. 테브낭 정리 테브낭 정리는 임의의 선형회로를 내부 전압원과 내부 저항으로 구성된 등가회로로 변환할 수 있는 방법을 제공합니다. 이를 통해 회로의 특성을 간단하게 분석할 수 있습니다. 이 실험에서는 테브낭 등가회로를 구하고 부하저항의 효과를 비교하여 테브낭 정리의 유용성을 확인합니다. 2. 등가회로 변환 임의의 선형회로를 테브낭 등가회로로 변환하는 과정은 다음과 같습니다. 첫째, 구하려는 단자에서 부하저항을 제거하고 개방 단자 전압을 측정합니다. 둘째, 전원 등을 내부저항으로 대체하고 개방 단자에서 바라본 저항값을 계산합니다. ...2025.05.13
-
[A+]floyd 회로이론 예비레포트_15 회로해석(LTspice 시뮬레이션+분석)2025.05.131. 망로전류법 회로 내의 각 망로전류를 KVL을 이용하여 구하는 방법. 각 저항에 걸리는 전압을 단자 전류가 아닌 망로전류로 표시해야 한다. 2. 마디 전압법 회로 내의 각 마디 전압을 KCL을 이용하여 구하는 방법. 각 저항에 흐르는 전류를 단자전압이 아니라 마디 전압으로 표시해야 한다. 3. 브리지 회로 실험에서 사용된 브리지 회로에 대해 망 전류법과 마디 전압법을 적용하여 루프 방정식과 절점 방정식을 세우고 해를 구하는 과정을 설명하고 있다. 4. LTspice 시뮬레이션 실험 회로를 LTspice로 시뮬레이션하여 망 전류법...2025.05.13
-
[A+]floyd 회로이론 예비레포트_11 중첩정리(LTspice 시뮬레이션)2025.05.131. 선형회로 선형회로는 전기회로에서 회로에 가한 전압과 회로를 흐르는 전류가 단순한 비례관계, 즉 선형방정식으로 표시되는 회로를 말한다. 2. 중첩의 원리 중첩의 원리는 여러 개의 전원이 있는 회로 응답은 각 전원이 단독으로 존재할 때 응답들을 모두 합한 것이라는 개념이다. 전원의 제거 시 독립전원만 제거할 수 있으며 종속전원은 제거하지 않는다. 3. 전압원 제거 전압원을 제거할 때는 전류가 흐를 수 있으면서 전압의 크기만 0V로 만드는 단락을 사용한다. 4. 전류원 제거 전류원을 제거할 때는 전압은 인가할 수 있으나 전류는 흐를...2025.05.13
-
[A+] 건국대 전기전자기초실험1 6주차 예비보고서 및 결과보고서2025.01.151. 중첩의 원리 중첩의 원리는 여러 개의 독립 전원을 포함하고 있는 회로에서, 회로 내의 어떤 점에서의 전류 또는 전압은 각 독립 전원이 단독으로 있을 때의 성분의 대수적인 합과 같다는 것이다. 이때 해당 전원을 제외한 나머지 독립전원들은 전압원이면 단락회로, 전류원이면 개방회로 대체된다. 1개의 전원만 인가된 상태로 응답을 구하는 과정을 반복하면서 각 전원에 의한 방향을 고려하여 중첩함으로써 모든 전원에 의한 응답을 구한다. 2. 테브난 등가회로 테브난의 정리는 회로를 독립적인 전압원 하나와 저항 하나가 직렬로 연결된 등가회로로...2025.01.15
-
건국대학교 전기전자기초실험2 연산증폭기1 예비레포트 결과레포트2025.01.291. 능동 저역 통과 필터 모의실험 1에서는 그림 1-1의 능동 저역 통과 필터 회로를 LTspice로 구현하고, 입력 전압과 출력 전압의 관계를 주파수에 따라 분석하였습니다. 실험 1에서는 실제 회로를 구성하여 동일한 분석을 수행하였습니다. 모의실험과 실험 결과를 비교하면 차단 주파수 근처에서는 유사한 결과를 보이지만, 차단 주파수에서 멀어질수록 오차가 증가하는 것을 확인할 수 있습니다. 이는 측정 시 발생하는 노이즈와 소자 연결의 오차, 유효숫자 등의 영향으로 판단됩니다. 2. 능동 고역 통과 필터 모의실험 2에서는 그림 2-1...2025.01.29
-
건국대학교 전기전자기초실험2 연산증폭기2 예비레포트 결과레포트2025.01.291. 전압 팔로워 회로 전기전자기초실험2 레포트 – 연산증폭기 2학번이름모의실험 1. 전압 팔로워 회로그림 1-1, 1-2의 회로를 LTspice로 구현하시오. (연산증폭기 Universal Opamp)그림 1-1 전압 분배 회로그림 1-2 전압 팔로워가 포함된 분배 회로모의실험을 위해 구성한 LTspice 회로 사진을 첨부한다. 그림 1-1 회로에서 입력 전압을 5V, 1kHz 정현파를 인가하고 입력 전압 Vin과 Vout의 전압의 파형을 도시하시오.그림 1-2 회로에서 입력 전압을 5V, 1kHz 정현파를 인가하고 입력 전압 V...2025.01.29
-
[A+]floyd 회로이론 예비레포트_6 직렬회로(LTspice 시뮬레이션)2025.05.131. 키르히호프 전류법칙 키르히호프 전류법칙은 전하량 보존법칙을 기본 전제로 하며, 임의의 마디로 유입하는 전류의 합과 그 절점에서 유출하는 전류의 합이 같고, 임의의 마디로 유입하는 총 전류의 합과 유출되는 총 전류의 합이 0이 된다는 내용을 설명하고 있습니다. 2. 키르히호프 전압법칙 키르히호프 전압법칙은 옴의 법칙에 따라 저항을 통과하는 전류가 저항의 양쪽 단자 사이의 전압에 정비례한다는 것을 기반으로 하며, 임의의 폐회로를 따라 취한 전압강하의 합과 전압상승의 합이 같고, 전압강하의 합과 전압상승의 합이 각각 0이 된다는 내...2025.05.13
-
[A+]floyd 회로이론 예비레포트_10 직,병렬 조합회로(LTspice 시뮬레이션)2025.05.131. 직렬회로와 전압분배법칙 직렬회로의 등가저항을 계산하고 전압분배법칙을 적용하여 각 저항에 걸리는 전압을 구할 수 있다. 직렬회로에서 전압은 각 저항에 비례하여 분배된다. 2. 병렬회로와 전류분배법칙 병렬회로의 등가저항을 계산하고 전류분배법칙을 적용하여 각 저항에 흐르는 전류를 구할 수 있다. 병렬회로에서 전압은 모든 저항에 동일하게 걸리며, 전류는 각 저항의 저항값에 반비례하여 분배된다. 3. 직·병렬 조합회로 해석 직렬과 병렬로 연결된 회로를 등가회로로 대체하여 해석할 수 있다. 등가회로를 이용하면 회로 내의 전류와 전압을 계...2025.05.13
-
건국대학교 전기전자기초실험2 트랜지스터3 예비레포트 결과레포트2025.01.291. 달링턴 증폭기 회로 달링턴 증폭기 회로를 LTspice로 구현하고, VCC에 10V를 인가하고 입력 전압 vin에 크기 1V, 주파수 1kHz를 설정하여 입력전압 및 출력전압 파형을 도시하였다. 첫 번째 트랜지스터의 Ib1과 두 번째 트랜지스터의 Ie2의 파형을 도시하고 증폭비를 계산하였다. 2. 푸시풀 증폭기 회로 푸시풀 증폭기 회로를 LTspice로 구성하고, Vin의 크기와 주파수를 변경하면서 입력 전압과 출력 전압 파형을 도시하였다. 브레드보드로 회로를 구현하고 오실로스코프로 입력전압 및 출력전압 파형을 관찰하였다. 1...2025.01.29
-
[A+보고서] 회로이론 프로젝트 예비보고서_수동필터와 스피커 설계_LTspice 시뮬레이션2025.05.131. RC 수동 필터 RC 수동 필터는 저항과 커패시터로만 구성된 필터로, 차단 주파수(cut-off frequency) 이하의 주파수 신호만 통과시키는 저역통과필터(low pass filter)와 차단 주파수 이상의 주파수 신호만 통과시키는 고역통과필터(high pass filter), 특정 대역의 주파수만 통과시키는 대역통과필터(band pass filter), 특정 대역의 주파수만 차단하는 노치필터(notch filter)로 구분할 수 있다. 수동필터는 출력 신호의 크기가 입력 신호의 크기보다 작다는 특징이 있다. 2. 납땜법...2025.05.13