총 161개
-
전자회로설계실습 6차 예비보고서2025.05.101. Common Emitter Amplifier 설계 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β = 100인 NPN BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(vo/vin)이 –100 V/V이며 emitter 저항 사용한 Commom Emitter Amplifier를 설계, 구현, 측정, 평가한다. 2. Emitter 저항을 삽입한 Common Emitter Amplifier 설계 Emitter 저항을 사용한 Common Emitter Amplifier에서 Rsig = 50 ...2025.05.10
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 8 MOSFET Current Mirror 설계2025.05.011. 단일 Current Mirror 설계 설계실습 8. MOSFET Current Mirror 설계에서는 그림 1의 Current Source 회로를 이용하여 IREF = 10 mA인 전류원을 설계하는 것이 목표입니다. 이를 위해 (A) 2N7000 MOSFET의 데이터시트를 활용하여 (1/2)kn'(W/L)을 구하고, (B) IREF = 10 mA인 전류원을 설계하기 위해 M2의 VGS와 R1 값을 계산합니다. (C) M1이 Saturation 영역에서 동작하기 위한 조건과 RL의 최대값을 구하고, (D) OrCAD로 IO = ...2025.05.01
-
연세대 23-2 기초아날로그실험 A+5주차 결과보고서2025.01.031. Passive LPF Design 이번 실험에서는 Passive LPF 회로를 구현하였다. 이론적으로 4kHz의 cut off frequency를 만족하는 커패시터와 인덕터 값을 계산하였고, 실제 실험에서는 유사한 소자를 직/병렬로 연결하여 구현하였다. 실험 결과, cut off frequency가 4kHz로 나타났지만 이론값과 7.24%의 오차가 있었다. 이는 실제 소자 값의 차이와 노이즈 등의 영향으로 인한 것으로 분석된다. 2. Active BRF Design 다음으로 Active BRF 회로를 구현하였다. 이론적으로 6...2025.01.03
-
[A+]전자회로설계실습 예비보고서 72025.01.041. Common Emitter Amplifier의 주파수특성 이전 실험에서 설계한 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정하고 평가합니다. 100 kHz, 20 mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 시뮬레이션하여 모든 노드의 전압과 브랜치의 전류가 나타난 회로도와 출력파형을 제출합니다. 출력전압의 최대값, 최소값, 피크-피크 값을 확인하고 주파수 특성을 분석합니다. 1. Common Emitter Amplifier의 주파수특성 Comm...2025.01.04
-
단상 교류회로의 임피던스 및 전력측정 실험2025.11.141. 임피던스 및 리액턴스 교류 회로에서 저항, 인덕터, 커패시터의 조합으로 이루어진 R-L, R-C, R-L-C 직렬 및 병렬 회로의 임피던스를 측정하고 분석했습니다. 임피던스는 Z = √(R² + X²) 공식으로 계산되며, 리액턴스 X = ωL - 1/(ωC)입니다. 직렬회로에서는 이론값과 측정값이 잘 일치했으나, 병렬회로에서는 시뮬레이션 과정에서 추가된 1옴 저항으로 인해 약간의 오차가 발생했습니다. 2. 교류 회로의 전력 측정 유효전력(P), 무효전력(Q), 피상전력(S)의 개념을 이해하고 측정했습니다. 전압계, 전류계, 전...2025.11.14
-
중앙대학교 전기회로 설계실습 예비보고서 10. RLC 회로의 과도응답 및 정상상태응답2025.04.291. RLC 직렬회로의 공진주파수 및 진동주파수 계산 RLC 직렬회로에서 공진주파수(ωo)와 진동주파수(ωd)를 계산하는 방법을 설명하였습니다. R = 500 Ω, L = 10 mH, C = 0.01 μF인 경우 ωo = 15915 Hz, ωd = 15914 Hz로 계산되었습니다. 2. RLC 회로의 과도응답 시뮬레이션 RLC 직렬회로에 0 ~ 1 V, 1 kHz, 듀티 사이클 50%의 사각파 입력을 인가했을 때의 과도응답을 PSpice 시뮬레이션으로 확인하였습니다. 부족감쇠(under-damped) 응답이 나타났습니다. 3. RL...2025.04.29
-
중앙대학교 전자회로 설계실습 예비보고서 6. Common Emitter Amplifier 설계2025.04.291. Common Emitter Amplifier 설계 이 보고서는 50 Ω, Rc = 5 kΩ, Vcc = 12 V인 경우, β=100인 NPN BJT를 사용하여 Ic가 kΩ단위이고 amplifier gain(Vout/Vin)이 –100 V/V인 emitter 저항을 사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 설계 과정에서 Early effect 무시, 최대전력 전달을 위한 부하저항 결정, 증폭기 이득 계산, 바이어스 전압 및 저항 값 도출 등의 내용이 포함되어 있...2025.04.29
-
중앙대학교 전자회로 설계실습 예비보고서 7. Common Emitter Amplifier의 주파수 특성2025.04.291. Common Emitter Amplifier의 주파수 특성 이전 실험에서 설계한 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정하고 평가했습니다. PSPICE 시뮬레이션을 통해 출력 전압의 최대값, 최소값, 증폭기 이득, 전체 전압 이득 등을 구했습니다. 또한 입력 신호 주파수 변화에 따른 주파수 특성을 분석하여 unity gain frequency와 3dB frequency를 확인했습니다. 이후 emitter 저항과 커패시터 값을 변경했을 때의 주파수 특성 ...2025.04.29
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 6. Common Emitter Amplifer 설계2025.04.301. Common Emitter Amplifier 설계 이 문서는 중앙대학교 전자전기공학부의 전자회로설계실습 예비보고서 6번 과제인 Common Emitter Amplifier 설계에 대한 내용을 다루고 있습니다. 이 과제의 목적은 NPN BJT를 사용하여 입력저항 50Ω, 부하저항 5kΩ, 전원전압 12V인 경우에 증폭기 이득이 -100V/V인 Common Emitter Amplifier를 설계, 구현, 측정 및 평가하는 것입니다. 이를 위해 Early effect를 무시하고 이론적인 계산을 통해 emitter 저항, 바이어스 전...2025.04.30
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 9. 피드백 증폭기(Feedback Amplifier)2025.04.301. Series-Shunt 피드백 증폭기 설계실습 9. 피드백 증폭기(Feedback Amplifier)의 목적은 피드백을 이용한 증폭기의 동작을 이해하는 것입니다. 이를 위해 Series-Shunt 구조의 피드백 증폭기와 Series-Series 구조의 피드백 증폭기를 설계하고 실험합니다. Series-Shunt 피드백 증폭기는 입력이 전압이고 출력도 전압인 구조이며, 입력 저항, 부하 저항, 전원 전압 변화에도 gain을 일정하게 유지할 수 있어 voltage regulator로 활용할 수 있습니다. 2. Series-Seri...2025.04.30