
총 92개
-
[기초전자실험 with pspice] 17,18 RC RL 직렬회로 병렬회로 결과보고서 <작성자 학점 A+>2025.04.281. RC 직렬회로 실험1에서 RC 직렬회로의 위상차를 측정하였다. 이론적으로 약 90도의 위상차가 예상되었으나, 실제로는 77.7도의 위상차가 발생하였다. 오실로스코프로 주기를 측정할 때 프로브를 움직이지 않아도 주기가 계속 변화하여 오차가 발생하였고, 절대차를 측정할 때 커서를 정확히 맞추기 어려워 오차가 발생하였다. 2. RL 직렬회로 실험2에서 RL 직렬회로의 위상차를 측정하였다. 이론적으로 약 90도의 위상차가 예상되었고, 실제로는 24도의 위상차가 발생하였다. 실험1과 마찬가지로 오실로스코프 사용에 따른 오차가 발생하였다...2025.04.28
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 8. MOSFET Current Mirror 설계2025.04.301. 단일 Current Mirror 설계 설계실습 8. MOSFET Current Mirror 설계 목적: N-Type MOSFET을 이용하여 특정 Reference 전류가 흐를 수 있는 단일 Current Mirror와 Cascode Current Mirror를 설계 및 측정하여, Current Mirror를 이용한 전류원의 전기적 특성을 이해한다. 단일 Current Mirror 설계에서는 2N7000 MOSFET을 이용하여 Vcc=VDD=10V, IREF=10mA인 전류원을 설계하고, PSPICE 시뮬레이션을 통해 전압, 전...2025.04.30
-
아날로그 및 디지털 회로 설계 실습 (결과) - 래치와 플립플롭2025.01.291. RS 래치 PSPICE를 사용하여 RS 래치 회로를 구현하고 동작을 확인했습니다. Clk=1일 때 S, R 입력에 따라 Q, Q'의 출력이 변화하는 것을 관찰했고, Clk=0일 때는 이전 Clk=1 상태가 유지되는 것을 확인했습니다. 실험 결과는 이론적인 동작과 일치했습니다. 2. RS 플립플롭 RS 래치 회로에 TTL 7400, 7404 소자를 추가하여 RS 플립플롭을 구현하려 했습니다. 하지만 전체 회로를 연결했을 때는 정상 동작하지 않았습니다. 다만 RS 래치 부분과 그 이전 회로 부분은 각각 정상 동작했기 때문에 회로 ...2025.01.29
-
[기초전자실험 with pspice] 14 인덕터 예비보고서 <작성자 학점 A+>2025.04.281. 인덕터 인덕터의 종류와 특성을 배우고, 인덕터의 직렬 및 병렬연결 특성을 실험할 수 있다. 또한, 주파수 및 인덕터 용량에 따른 유도성 리액턴스의 변화를 실험할 수 있다. 인덕터는 코일이라고도 하며, 구리선과 같은 도선을 나선 모양으로 감아서 만든다. 코일에 교류전류가 흐르면 자계가 생기며 자계는 전류의 변화에 비례한다. 자계에 의해 전류 흐름을 방해하는 유도전압이 생기며, 이 유도전압은 전류 흐름을 방해하므로 '역기전력'이라고도 한다. 즉, 인덕터는 자계 및 유도전압의 형태로 에너지를 저장하는 소자로 볼 수 있다. 인덕터가 ...2025.04.28
-
pspice 기본op앰프응용회로예비레포트2025.05.091. 부임피던스 회로 부입력 저항을 가지며 부임피던스 회로라 불린다. 이 회로는 원하지 않는 정 저항을 상쇄시키는 데 사용되어진다. 입력 저항 R_in은 V_in/I로 정의된다. OP앰프의 입력은 V_+ = V_in, V_- = (R_A V_out)/(R_A +R_F)이며 V_+ = V_-로 두면 V_out = V_in(1 + R_F/R_A)이다. 입력저항 R_in = -R_A R/R_F이다. 저항이 임피던스 Z로 대체되면, 그 회로는 이벽 임피던스 -(R_A/R_F)Z를 갖는 부임피던스 회로가 된다. 2. 종속 전류 발생기 종속전...2025.05.09
-
[기초전자실험 with pspice] 08 테브난의 정리 예비보고서 <작성자 학점 A+>2025.04.281. 테브난의 정리 테브난의 정리는 '전원이 포함된 회로망은 하나의 등가전압 및 직렬로 연결된 등가저항으로 바꿀 수 있다'로 정의된다. 이렇게 만들어진 회로를 테브난 등가회로라 한다. 테브난 등가회로를 만들 때 전압원과 저항이 직렬로 연결되게 만드는데, 이는 전압분배법칙은 직렬연결에서 사용되기 때문에 직렬로 등가회로를 만들면 외부에 연결되는 저항에 걸리는 전압의 크기를 구할 수 있기 때문이다. 2. 테브난 등가회로 구하는 과정 테브난 등가회로를 구하는 과정은 다음과 같다: 1. 전류 또는 전압을 구하려는 연결점이나 부품을 개방된 단...2025.04.28
-
[A+] 중앙대학교 전자회로 설계실습 예비보고서 10. Oscillator 설계2025.04.291. Oscillator 설계 이 보고서는 OP-amp를 이용한 Oscillator(신호 발생기)의 설계 및 측정을 다루고 있습니다. 주요 내용은 positive feedback의 개념 이해, 피드백 회로의 parameter 변화에 따른 신호 파형 학습입니다. 설계 과정에서 OrCAD PSPICE를 사용하여 회로도를 작성하고 시뮬레이션을 수행하였으며, 이론값과 시뮬레이션 결과를 비교 분석하였습니다. 또한 feedback factor(β)와 feedback 저항(R)의 영향을 분석하였습니다. 1. Oscillator 설계 Oscill...2025.04.29
-
전자전기컴퓨터설계1 결과보고서 4주차2025.05.041. PSpice 프로그램 사용법 PSpice는 ORCAD라고도 불리며 노트북으로 이용할 수 있는 전자설계 자동화 소프트웨어 도구입니다. 전자회로도나 인쇄회로기판 등을 설계하기 위해 전자회로 설계 공학자나 전자공학 기술자들에 의해 사용됩니다. 캡처, 피스파이스, 피시비 에디터 등 세 가지 주요 어플리케이션으로 구성됩니다. 2. 단순 전압/전류 분석 실제 회로 구성 결과 측정된 v1의 전압은 2.71V, v2의 전압은 2.02V, I의 전류는 0.0576mA였습니다. PSpice에서는 v1의 값이 2.667V, v2의 값이 2.000...2025.05.04
-
중앙대학교 전자회로설계실습 Op Amp의 특성측정 방법 및 Integrator 설계2025.05.101. Op Amp의 특성 측정 이번 실험을 통해 이상적인 Op-Amp의 동작원리와 실제 Op-Amp간의 차이를 알 수 있었고, Offset voltage를 측정하는 방법을 배웠습니다. Open Loop Gain 회로를 구성하여 출력 파형을 관찰하였고, 이상적인 Open Loop Gain은 무한대이지만 실제 회로에서는 매우 큰 이득을 갖게 되어 Saturation 전압에 가까운 출력 전압을 나타냈습니다. 오차율은 6.7%였습니다. 2. Integrator 설계 Integrator 회로를 구성하여 입력 사각파에 대한 출력 삼각파를 관찰...2025.05.10
-
[전자공학응용실험]7주차_5차실험_실험 15 다단 증폭기_예비레포트_A+2025.01.291. 다단 증폭기 다단 증폭기의 개념과 등가회로를 설명하고, 다단 증폭기의 전압 이득 계산 방법을 제시하였습니다. 또한 작은 부하 저항을 구동하기 위한 2단 및 3단 증폭기 구성 방법을 설명하였습니다. 2. MOSFET 증폭기 특성 공통 소스 증폭기, 소스 팔로워 증폭기, 공통 게이트 증폭기의 전압 이득, 입력 임피던스, 출력 임피던스 특성을 정리하였습니다. 이를 바탕으로 다단 증폭기 설계 시 고려해야 할 사항을 설명하였습니다. 3. 2단 증폭기 설계 공통 소스 증폭기와 소스 팔로워를 연결한 2단 증폭기 회로를 제시하고, 이 회로의...2025.01.29