
총 244개
-
중앙대 전기회로설계실습 2. 전원의 출력저항, DMM의 입력저항 측정회로 설계 결과보고서2025.01.171. 건전지의 출력저항 측정 이 실습에서는 건전지의 출력저항과 DMM의 입력저항을 측정하는 회로를 설계, 제작, 측정하고 DC Power Supply의 사용법을 익혔다. 실습 결과, 건전지의 내부저항은 약 1.58Ω으로 매우 작은 값이었다. 이는 실습 전에 예상했던 것과 비슷한 결과였으며, DMM으로 측정한 실제값을 대입하여 보다 정확한 결과를 얻었다고 생각된다. 2. DMM의 입력저항 측정 이 실습에서는 건전지의 출력저항과 DMM의 입력저항을 측정하는 회로를 설계, 제작, 측정하고 DC Power Supply의 사용법을 익혔다. ...2025.01.17
-
중앙대 전기회로설계실습2. 전원의 출력저항, DMM의 입력저항 측정회로 설계 예비보고서2025.01.171. 전원의 출력저항 측정 전원의 출력저항을 측정하는 회로를 설계, 제작, 측정하여 부하효과(Loading effect)를 이해한다. 이를 위해 건전지, DC Power Supply, Digital Multimeter 등의 기본 장비와 부품을 사용한다. 2. DMM의 입력저항 측정 DMM의 입력저항을 측정하는 회로를 설계, 제작, 측정하여 부하효과(Loading effect)를 이해한다. 이를 위해 리드저항, Pushbutton switch 등의 부품과 기본 장비를 사용한다. 3. DC Power Supply 사용법 익히기 DC P...2025.01.17
-
전자회로실험 과탑 A+ 예비 보고서 (실험 18 증폭기의 주파수 응답 특성)2025.01.291. 공통 소스 증폭기의 주파수 응답 특성 이 실험에서는 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭(bandwidth)의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악한다. 증폭기에 사용되는 트랜지스터 내부의 기생 커패시턴스로 인해 주파수에 따라 전압 이득 및 위상이 변하며, 대역폭은 증폭기의 전압 이득이 유지되는 주파수 범위를 나타낸다. 실험을 통해 이득 대역폭 곱의 관계를 이해하고자 한다. 2. 공통 소스 증폭기의 소신호 등가 모델 실험 회로를 소신호 등가 모델을 사용하여 표현하고, 입력단에서 바라본 입력 저항...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 24 연산 증폭기 응용 회로 2)2025.01.291. 적분기 회로 적분기 회로는 입력 저항 R과 피드백 커패시터 C로 이루어진 간단한 구성입니다. 입력 신호는 R을 통해 연산 증폭기의 반전 입력(-) 단자로 들어가고, 출력은 C를 통해 피드백됩니다. 입력 신호에 의해 전류가 흐르고, 이 전류는 커패시터에 전하를 축적합니다. 커패시터 전하가 시간에 따라 누적되면서 출력 전압이 변화하며, 출력 전압은 입력 전압의 적분값에 비례합니다. 적분기 회로는 입력 신호가 일정하면 출력이 선형적으로 증가하거나 감소하며, 저주파 신호에 민감하고 고주파 신호는 감쇠됩니다. 적분기 회로는 속도에서 위...2025.01.29
-
전자회로실험 과탑 A+ 결과 보고서 (실험 5 BJT 바이어스 회로)2025.01.291. 전압분배 바이어스 회로 전압분배 바이어스 회로는 BJT 증폭기의 베이스 전압과 컬렉터 전류를 안정적으로 설정하기 위해 사용된다. 이 회로는 두 개의 저항 R_B1과 R_B2를 통해 베이스 전압을 결정하며, 이를 통해 트랜지스터의 동작점을 설정한다. 베이스 전압 V_B, 베이스 전류 I_B, 컬렉터 전류 I_C, 컬렉터 전압 V_C 등의 관계식을 통해 회로의 동작을 이해할 수 있다. 이 회로는 온도 변화나 트랜지스터 특성의 변화에도 안정적인 동작을 보장한다. 2. 베이스 바이어스 회로 베이스 바이어스 회로는 트랜지스터 증폭기의 ...2025.01.29
-
전자회로실험 과탑 A+ 결과 보고서 (실험 10 MOSFET 바이어스 회로)2025.01.291. 게이트 바이어스 회로 게이트 바이어스 회로는 가장 기본적인 전압분배 MOSFET 바이어스 회로이다. 이 회로는 소스 단자에 저항 R_S를 추가함으로써, R_G1과 R_G2의 변화에 따른 V_GS전압과 I_D 전류의 변화를 줄일 수 있다. 회로의 각 노드의 전압과 전류를 구하면 I_D와 V_GS를 안정적으로 유지할 수 있다. 이 회로는 전류 제어가 용이하고, 트랜지스터가 포화 영역에서 증폭기로 안정적으로 동작하는 데 적합하다. 2. 다이오드로 연결된 MOSFET 바이어스 회로 다이오드로 연결된 MOSFET 바이어스 회로는 피드백...2025.01.29
-
전자회로실험 과탑 A+ 결과 보고서 (실험 21 차동 증폭기 심화 실험)2025.01.291. MOS 차동 쌍 회로 주어진 MOS 차동 쌍 회로는 정전류원을 기반으로 한 차동 증폭기로, 신호 증폭과 공통 모드 신호 제거를 위한 고급 회로 구조를 가지고 있다. 주요 동작 원리는 입력 트랜지스터, 전류 거울, 부하 트랜지스터 등으로 구성되어 있으며, 공통 모드 제거, 정전류 안정성 등의 특성을 가지고 있다. 이 회로는 고속 신호 처리, 연산 증폭기의 입력단, 데이터 변환기 등 다양한 아날로그 회로에서 사용된다. 2. 실험 절차 및 결과 실험 절차에는 증폭기 설계를 위한 동작점 결정, 입력-출력 공통 모드 전압 레벨 확인, ...2025.01.29
-
전자회로실험 과탑 A+ 결과 보고서 (실험 24 연산 증폭기 응용 회로 2)2025.01.291. 적분기 회로 적분기 회로는 입력 저항 R과 피드백 커패시터 C로 이루어진 간단한 구성으로, 입력 신호에 의해 전류가 흐르고 이 전류가 커패시터에 전하를 축적하면서 출력 전압이 변화하는 원리로 동작합니다. 입력 신호가 일정하면 출력은 선형적으로 증가하거나 감소하며, 저주파 신호에 민감하고 고주파 신호는 감쇠됩니다. 적분기 회로는 속도에서 위치를 계산하는 신호 처리, 삼각파/사인파 생성기, 저주파 필터 및 데이터 누적 계산 등에 응용됩니다. 2. 미분기 회로 미분기 회로는 입력 단자에 커패시터 C와 피드백 경로에 저항 R을 사용하...2025.01.29
-
아날로그 및 디지털 회로 설계 실습 (결과) - 래치와 플립플롭2025.01.291. RS 래치 PSPICE를 사용하여 RS 래치 회로를 구현하고 동작을 확인했습니다. Clk=1일 때 S, R 입력에 따라 Q, Q'의 출력이 변화하는 것을 관찰했고, Clk=0일 때는 이전 Clk=1 상태가 유지되는 것을 확인했습니다. 실험 결과는 이론적인 동작과 일치했습니다. 2. RS 플립플롭 RS 래치 회로에 TTL 7400, 7404 소자를 추가하여 RS 플립플롭을 구현하려 했습니다. 하지만 전체 회로를 연결했을 때는 정상 동작하지 않았습니다. 다만 RS 래치 부분과 그 이전 회로 부분은 각각 정상 동작했기 때문에 회로 ...2025.01.29
-
아날로그및디지털회로설계실습 (예비)설계실습 1.초전형(Pyroelectric) 적외선 센서 A+2025.01.291. 초전형(Pyroelectric) 적외선 센서 초전형 적외선 센서(RE200B)는 적외선 에너지를 전기 신호로 변환하는 센서입니다. 이 센서의 출력 신호를 증폭하고 처리하기 위해 다음과 같은 회로를 설계했습니다. 1) High-Pass Filter(DC -block, 3-dB freq.=5 Hz)를 R과 C를 이용하여 설계했습니다. 2) Op-amp 반전증폭기를 2-stage로 연결하여 적외선 센서의 출력 신호를 10000배 증폭하는 회로를 설계했습니다. 3) Op-amp의 출력 신호를 이용하여 센서의 움직임 검출 신호를 LED...2025.01.29