
총 244개
-
[예비보고서] 10.7-segment, Decoder 회로설계2025.04.251. 7-segment 회로 설계 예비 보고서에서는 7-segment와 Decoder 회로 설계에 대해 다루고 있습니다. 먼저 7-segment/Decoder의 진리표를 작성하고, Karnaugh map을 이용하여 각 출력 신호의 불리언 식을 구했습니다. 그리고 이를 바탕으로 74LS47 Decoder를 이용한 7-segment 구동 회로를 설계하였습니다. 이를 통해 7-segment 디스플레이 구현을 위한 기본적인 회로 설계 방법을 확인할 수 있습니다. 1. 7-segment 회로 설계 7-segment 회로 설계는 디지털 전자 ...2025.04.25
-
분압기(Voltage Divider) 설계 결과보고서 (보고서 점수 만점/A+)2025.04.251. 분압기 설계 어떤 장비의 전원으로서 건전지나 고정 전압안정 직류전원을 사용할 때 그 출력전압보다 낮은 전압이 필요할 경우에 쓰이는 분압기를 설계하고 제작하였다. 부하저항을 고려한 무부하 분압기와 유부하 분압기를 설계목표에 맞게 설계하고 값을 측정하여 무부하 분압기는 실제로 사용이 어렵다는 것을 알았다. 2. 전압 분배 회로 분압기에 부하가 연결될 경우 그 영향을 파악하여 실용적인 분압기의 설계방법을 익혔다. 전압 분배 법칙을 이용하여 이상적인 회로와 실제 저항 측정값에 기반한 회로를 설계하고 비교하였다. 3. 회로 설계 및 실...2025.04.25
-
Thevenin 등가회로 설계 결과보고서 (보고서 점수 만점/A+)2025.04.251. Thevenin 등가회로 복잡한 회로도를 간단하게 만들어 주는 Thevenin 등가회로를 이해하고 설계하였다. 실험의 전반적인 내용은 ① Thevenin 등가회로 이론으로 이상적인 상황에서 계산하여 구한 ��에서의 전압, 전류 값을 구한다. ② 이론과 똑같은 회로를 실제로 설계하여 DMM으로 ��의 전압, 전류를 구한다. ③ 설계한 회로에서 ��ℎ, ��ℎ를 구하여 Thevenin 등가회로를 설계한 후 이 회로에서의 ��에서의 전압, 전류의 값을 구한다. 이렇게 구한 ①,②,③의 값들을 각각 비교한다. 실험 결과 오차율 모두 ...2025.04.25
-
[전자회로실험] 바이어스 해석 결과보고서2025.04.261. 트랜지스터 동작 영역 실험을 통해 트랜지스터의 동작 영역을 파악하였다. 트랜지스터가 능동 영역에서 동작하기 위한 Vbb의 범위를 구하고, 능동 영역에서의 Ic 값을 구하였다. 또한 트랜지스터가 포화 영역에서 동작할 때의 Vce를 구하고 데이터시트 값과 비교하였다. 2. 고정 바이어스 회로 고정 바이어스 회로에서 Vb, Vc, Ic 등의 값을 측정하고 계산하였다. 실험값과 이론값, 시뮬레이션 값 사이에 차이가 있었는데, 이는 실험 과정에서의 오류로 인한 것으로 보인다. 3. 저항 분할 바이어스 회로 저항 분할 바이어스 회로에서도...2025.04.26
-
오디오 전력 증폭기 설계 및 제작 결과보고서2025.04.261. 오디오 전력 증폭기 설계 전자회로실험 결과보고서10장. 오디오 전력 증폭기 설계 및 제작을 다루고 있습니다. 실험에 사용된 장비 및 부품, 실험 방법 및 결과, 브레드보드와 IC 기판을 이용한 회로 구현 과정, 그리고 실험 결과에 대한 검토 사항 등이 포함되어 있습니다. 2. 트랜지스터 동작 원리 이번 실험에서는 2N3904, 2N3906, TIP122, TIP127 트랜지스터의 동작과 연결 방법을 자세히 알게 되었습니다. 트랜지스터의 특성을 이해하고 회로 설계에 적용하는 방법을 배울 수 있었습니다. 3. 회로 설계 및 구현 ...2025.04.26
-
홍익대학교 전자회로(2) 최종 프로젝트 보고서2025.04.261. 2-stage OP-Amp 설계 2-stage OP-Amp 회로를 설계하였으며, 모든 트랜지스터가 Saturation 영역에서 동작하도록 하였다. 또한 OP-Amp의 Small-Signal Gain이 50dB 이상, Gain*Bandwidth가 100MHz 이상, Phase Margin이 45도 이상이 되도록 설계하였다. 이를 위해 각 트랜지스터의 크기와 바이어스 전류를 조절하였으며, Compensation Capacitor를 추가하여 Phase Margin을 확보하였다. 2. Unity-gain Buffer 설계 Unity-...2025.04.26
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 3 Voltage Regulator 설계2025.05.011. 전자회로설계실습 이 보고서는 중앙대학교 전자회로설계실습 수업의 예비보고서입니다. 학생은 Voltage Regulator 회로를 설계하고 PSPICE 시뮬레이션을 수행했습니다. 설계 과정에서 부하 저항, 변압기 권선비, 커패시터 값 등을 계산하고 시뮬레이션 결과를 분석했습니다. 2. 전압 조절기 설계 이 보고서에서는 5 kΩ 부하에 4.4 V의 직류 전압과 0.9 V 이하의 리플 전압을 공급하도록 전압 조절기 회로를 설계했습니다. 변압기 권선비, 커패시터 값, 주파수 등을 계산하고 PSPICE 시뮬레이션을 통해 결과를 확인했습니...2025.05.01
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 10 Oscillator 설계2025.05.011. Oscillator 설계 이 보고서는 전자회로설계실습 과목에서 Oscillator 회로를 설계하는 내용을 다루고 있습니다. 주어진 조건에 따라 Oscillator 회로를 OrCAD PSPICE를 사용하여 설계하고, 설계한 회로의 동작 원리와 파형을 분석하였습니다. 또한 Feedback factor (β)와 Feedback 저항 (R)의 변화에 따른 Oscillator 회로의 특성 변화를 확인하였습니다. 2. Op-amp 기반 Oscillator 회로 이 보고서에서 다루는 Oscillator 회로는 Op-amp를 사용하여 구현되...2025.05.01
-
[A+] 중앙대학교 전기회로 설계실습 결과보고서 4. Thevenin등가회로 설계2025.04.291. 전기회로 설계 실습 전기회로 설계 실습결과보고서 4- 1 -설계실습 4. Thevenin등가회로 설계요약: 주어진 브리지 회로에서 에 걸리는 전압과 흐르는 전류는 0.325 [V], 1.01 [mA]이고, 이론값인 0.324 [V], 0.982 [mA]과 비교했을 때 전압의 오차율은 0.309%이고, 전류의 오차율은 2.85%이다. 주어진 브리지 회로의 는 이론적으로 1.4 [V]이며 측정값은 1.403 [V]로 0.214%의 오차 율을 보였고, 는 이론적으로 1.093 [㏀]이며 측정값은 1.083 [㏀]으로 0.915...2025.04.29
-
[A+] 중앙대학교 전자회로 설계실습 예비보고서 3. Voltage Regulator 설계2025.04.291. 전파정류회로 전파정류회로는 브리지 방식 정류회로로, 다이오드로 인한 전압강하가 2번 발생합니다. 따라서 부하저항 Rl의 2배를 사용하여 식을 변형하였습니다. 전파정류회로의 방전 주기는 반주기(T/2)이므로, 교재의 반파정류회로 수식을 변형하여 사용하였습니다. 2. 직류전압 공급기 설계 문제에서 제시된 조건을 만족시키기 위해 입력전원의 크기와 주파수, 커패시터의 크기를 계산하였습니다. 입력전원은 진폭 5.632V, 주파수 4.889kHz 이상의 정현파를 사용하고, 커패시터는 0.1uF을 사용하면 문제의 조건을 모두 만족시킬 수 ...2025.04.29