
총 244개
-
디지털 논리실험 8주차 예비보고서2025.05.061. Gated D Latch Gated D Latch는 D와 EN을 입력 값으로 가지며, Q와 Q'를 출력 값으로 가진다. S-R Latch와 유사하지만 EN이라는 가드를 통해 S와 R의 값이 1,1이 되는 경우를 막는다는 점에서 차이가 있다. EN의 입력 값이 LOW일 때는 D 값과 상관없이 출력 값이 변하지 않으며, EN의 입력 값이 HIGH일 때는 D 값을 Q의 값으로 전달한다. 2. D Flip-flop D Flip-flop은 D Latch와 같이 D의 값을 Q의 값으로 전달해주지만, Latch와 달리 Flip-flop은 ...2025.05.06
-
[중앙대학교 전기회로설계실습] A+ 결과보고서 4. Thevenin 등가회로 설계2025.05.031. Thevenin 등가회로 이번 실습에서는 기존의 복잡한 회로를 Thevenin 등가회로로 대체하고, 얼마나 근접하게 대체할 수 있는지에 대해 알아보았다. 실험결과 Thevenin 등가회로는 기존의 회로에 거의 유사하게 대체할 수 있다는 것을 알 수 있었다. 또한 가변저항을 이용한 경우를 제외하고는 오차율이 적게 계산되어 전체적으로 설계 실습 계획서를 바탕으로 실험이 잘 진행되었다고생각한다. 그러나 Thevenin 등가회로를 구성할 때 등가저항으로 3핀 가변저항을 이용하였는데, 3핀 가변저항은 저항 내 축을 직접 돌려 저항값을 ...2025.05.03
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 6 Common Emitter Amplifier 설계2025.05.011. Common Emitter Amplifier 설계 이 보고서는 Emitter 저항을 사용한 Common Emitter Amplifier 회로를 설계하는 내용을 다루고 있습니다. 주요 내용으로는 Early effect를 무시한 상태에서 overall voltage gain 식을 이용하여 부하 저항 RL에 최대 전력이 전달되도록 RC를 결정하는 방법, gm을 구하는 방법, 바이어스 전압 및 전류를 계산하는 방법, 입력 저항 Rin을 구하는 방법, PSPICE 시뮬레이션을 통한 출력 파형 분석, 그리고 입력 저항 추가를 통한 선형성...2025.05.01
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 10 Oscillator 설계2025.05.011. Oscillator 설계 이 보고서는 전자회로설계실습 과목에서 Oscillator 회로를 설계하는 내용을 다루고 있습니다. 주어진 조건에 따라 Oscillator 회로를 OrCAD PSPICE를 사용하여 설계하고, 설계한 회로의 동작 원리와 파형을 분석하였습니다. 또한 Feedback factor (β)와 Feedback 저항 (R)의 변화에 따른 Oscillator 회로의 특성 변화를 확인하였습니다. 2. Op-amp 기반 Oscillator 회로 이 보고서에서 다루는 Oscillator 회로는 Op-amp를 사용하여 구현되...2025.05.01
-
전기회로설계실습 4장 결과보고서2025.01.201. Thevenin 등가회로 설계 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하였다. 원본 회로의 R_L에 걸리는 전압을 측정하고 전류를 계산하였으며, Thevenin 등가회로의 V_Th와 R_Th를 측정하여 부하저항에 걸리는 전압과 전류를 계산하고 비교하였다. 오차의 원인은 주로 회로에 사용된 저항들의 오차와 이론값 계산 과정에서의 반올림 오차였다. 전체적으로 2% 미만의 오차율을 보여 만족스러운 결과였다. 1. Thevenin 등가회로 설계 Thevenin 등가회로 설계는 전기 회로 분석에 있...2025.01.20
-
전기회로설계실습 8장 예비보고서2025.01.201. RL 회로의 과도응답(Transient Response) 이 보고서는 RL 회로의 과도응답을 측정하는 실험 계획을 다루고 있습니다. 주요 내용은 다음과 같습니다: 1) 시정수 10 μs인 RL 직렬 회로를 설계하고, 2) 함수 발생기 출력과 인덕터 전압을 동시에 관측하도록 회로와 오실로스코프를 연결하는 방법, 3) 함수 발생기 출력과 저항 전압을 동시에 관측하는 방법, 4) 함수 발생기 출력이 DC 오프셋이 있을 때의 예상 파형, 5) 저항 양단에 오실로스코프를 연결했을 때의 파형 예상, 6) 주기가 시정수와 같은 사각파를 R...2025.01.20
-
전자회로설계실습 9번 결과보고서2025.01.201. 피드백 증폭기 피드백 증폭기란 출력의 일부를 입력 측으로 피드백하여 그 특성을 개선하는 증폭기이다. 일반적으로 Negative 피드백이 널리 쓰이고, Negative 피드백을 걸어줌으로써 증폭도는 다소 작아지지만 주파수 특성을 개선하고 파형의 일그러짐이나 잡음을 감소시키고, 안정한 동작을 시킬 수 있다는 장점이 있다. 따라서 피드백 증폭기는 전자공학에서 중요하게 쓰이고 이에 대한 특성을 아는 것이 중요하다. 2. Series-Shunt 피드백 증폭기 Series-Shunt 피드백 증폭기에서 부하저항에만 변화를 주었을 때와 전원...2025.01.20
-
디지털공학개론 ) 1. JK 플립플롭을 이용하여 3비트 2진 카운터를 설계하는 과정을 나타내시오. 2. T 플립플롭을 이용하여 3비트 2진 카운터를 설계하는 과정을 나타내시오.2025.04.281. 플립플롭 플립플롭은 클럭 입력을 가지는 2진 기억소자로서 쌍안정 회로라고 불리기도 한다. 즉 이는 클럭 입력이 존재하는 동기식 순서논리회로의 기본적인 소자이다. 이 플립플롭은 '클럭' 입력과 '래치' 소자로서 이루어져 있다. 플립플롭은 비트 기억을 위해 순서논리회로에서 사용되는 요소로서 역할하고 있다. SR 플립플롭, JK플립플롭, T 플립플롭, D 플립플롭 등이 존재하고, 이중 JK플립플롭이 가장 많이 사용된다. 2. JK 플립플롭 JK플립플롭은 SR 플립플롭을 보완한 것으로 SR 플립플롭은 입력이 모두 1인 상태에서 부정을...2025.04.28
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 3. 스텝 모터 구동기2025.04.291. 단극 스텝 모터 단극 스텝 모터(Uni-polar step motor)의 동작 원리를 이해하고 스텝 모터를 조종하기 위한 범용 이동 레지스터(Universal shift register)의 사용 방법을 배운다. 이를 바탕으로 BJT 트랜지스터와 범용 이동 레지스터를 이용하여 스텝 모터 구동기를 설계한 후 그 동작을 확인한다. 2. 범용 이동 레지스터 74LS194 범용 이동 레지스터 74LS194의 데이터시트를 분석하여 동작을 예상한다. 데이터시트에 따르면 CLR, S0, S1 신호에 따라 출력 QA, QB, QC, QD가 초...2025.04.29
-
중앙대학교 전자회로설계실습 예비6. Common Emitter Amplifier 설계 A+2025.01.271. Common Emitter Amplifier 설계 이 문서는 중앙대학교 전자회로설계실습 과정에서 작성된 예비 6번째 실습 보고서입니다. 이 보고서에서는 Emitter 저항을 사용한 Common Emitter Amplifier 회로를 설계하는 과정을 다루고 있습니다. 주요 내용으로는 이론적 계산을 통한 회로 설계, PSPICE 시뮬레이션 결과 분석, 실제 측정 및 특성 분석 등이 포함되어 있습니다. 1. Common Emitter Amplifier 설계 Common Emitter Amplifier는 가장 기본적인 트랜지스터 증폭...2025.01.27