총 195개
-
전자공학응용실험 7주차 5차 실험 공통 소오스 증폭기 결과 레포트2025.01.291. 다단 증폭기의 입력단과 출력단 조건 다단 증폭기의 입력단에서는 입력 임피던스가 커야 입력 전압이 많이 걸려 신호가 다음 단으로 잘 넘어간다. 출력단에서는 출력 임피던스가 부하 저항보다 매우 작아야 부하에 전압이 많이 걸리면서 출력 전압이 커지게 된다. 2. 다단 증폭기의 전압 이득 감소 이유 각 단의 출력 전압은 다음 증폭기에 연결될 때 다음 단의 저항에 의해 전압 분배가 일어나게 되어 최종 단의 전압 이득이 각 단마다 전압 분배가 된만큼 감소하여 나타나게 된다. 3. 실험 회로 변경 이유 처음 50kΩ 저항으로 진행하였을 때...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 23 연산 증폭기 응용 회로 1)2025.01.291. 비반전 증폭기 비반전 증폭기는 연산 증폭기의 비반전 단자에 입력 신호를 연결하여 신호를 증폭하는 회로입니다. 이 회로에서 입력 신호가 비반전(+) 단자로 들어가기 때문에, 출력 신호는 입력 신호와 동일한 위상을 가지며, 반전되지 않습니다. 이득은 피드백 저항과 입력 저항의 비율로 결정되며, 높은 입력 임피던스와 낮은 출력 임피던스를 가지는 특성이 있어 신호 처리에 유리합니다. 2. 반전 증폭기 반전 증폭기는 연산 증폭기의 반전(-) 단자에 입력 신호를 연결하여 신호를 증폭하는 회로입니다. 이 회로에서 출력 신호는 입력 신호와 ...2025.01.29
-
전자회로실험 과탑 A+ 결과 보고서 (실험 12 소오스 팔로워)2025.01.291. 소오스 팔로워 회로 소오스 팔로워 회로는 전압 버퍼로도 불리며, 입력 신호를 증폭하지 않고 동일한 위상의 신호를 출력하지만, 출력 저항을 낮추고 전류를 증폭하는 역할을 한다. 이 회로의 주요 특성은 입력과 출력의 관계, 전압 이득, 출력 저항 감소, 전류 이득 등이다. 2. 소오스 팔로워 회로의 실험 결과 실험을 통해 R_S 값이 MOSFET의 동작 점과 회로의 전류 흐름에 중요한 역할을 한다는 점을 확인할 수 있었다. 또한 입력 전압 변화에 따른 출력 전압 변화를 측정하여 소오스 팔로워의 전압 이득이 거의 1에 가까운 것을 ...2025.01.29
-
[전자공학응용실험] 차동증폭기 기초 실험-예비레포트2025.04.261. 차동 증폭기 기초 실험 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작을 위한 기본 조건을 살펴보고 기본적인 측정을 통하여 검증하고자 한다. 이를 토대로 부하 저항을 연결한 MOSFET 차동 증폭 회로를 구성하여 확인하고 특성을 분석한다. 2. 능동 부하와 전류 거울 집적회로를 설계할 때 일정한 전류원이 가장 기본적인 요소가 되는데, 전류원이 필요한 곳마다 저항을 사용하여 회로를 설계하면 신뢰성이 저항의 정확도에 따라 결정된다. 따라서 수동 부하 저항을 사용하여 집적회로를 설계하기보다는 능동 부하 회로를 이용하는 것이 좋다...2025.04.26
-
홍익대학교 전자회로(2) H-SPICE 시뮬레이션 보고서2025.04.261. CS Amp 설계 CS Amp 설계 시 전압이득 20 정도를 얻기 위해 M2 NMOS TR의 W/L 크기와 Vb 바이어스 전압을 조절하였다. M2가 Current Source로 동작할 수 있도록 VDS에 따른 전류 변화가 작은 조건을 찾았으며, 전압이득을 높이기 위해 M1 PMOS TR의 W 크기를 조절하였다. 최종적으로 M2의 W/L을 0.6um, Vb를 0.62V로 설정하고 M1의 W를 0.4um로 설정하여 전압이득 22.4를 얻었다. 2. Transient 시뮬레이션 Vin에 1.86V DC 바이어스와 10mV Peak-...2025.04.26
-
[전자공학실험2] 귀환 증폭기2025.04.271. 귀환 증폭기의 동작 원리 실험을 통해 귀환 증폭기의 동작 원리와 부귀환의 특성을 이해하고, 귀환 전압 증폭기의 바이어스와 신호 해석을 수행하였습니다. 귀환 전압 증폭기의 전기적 특성을 측정하여 귀환 전압 증폭기의 특성과 유용성을 확인하였습니다. 2. 귀환 증폭기의 전압 이득 및 주파수 특성 실험을 통해 귀환 증폭기의 전압 이득(Af)과 lower/higher 3-dB 차단 주파수(fL/fH)를 측정하였습니다. 측정 결과는 Pspice 시뮬레이션 결과와 유사하게 나타났으며, 귀환 증폭기의 BPF 형태의 주파수 특성을 확인할 수 ...2025.04.27
-
서강대학교 22년도 전자회로실험 12주차 결과레포트2025.01.131. 주파수 응답 실험을 통해 주파수 응답 특성을 확인하였다. PSPICE 시뮬레이션을 통해 입력 신호의 주파수 변화에 따른 출력 신호의 변화를 관찰하였고, 실제 회로 구성을 통해 측정한 결과와 비교하였다. 저주파 대역 차단 주파수와 고주파 대역 차단 주파수를 측정하고 이론값과 비교하였으며, 오차 발생 원인을 분석하였다. 2. 능동 필터 샐런키 필터 회로를 PSPICE와 브레드보드로 구성하여 실험하였다. 입력 신호의 주파수 변화에 따른 출력 신호의 변화를 관찰하고, 통과 대역 이득과 고주파 대역 차단 주파수를 측정하여 이론값과 비교...2025.01.13
-
전자회로설계 및 실습6_설계 실습6. Common Emitter Amplifier 설계_예비보고서2025.01.221. Common Emitter Amplifier 설계 Rsig = 1 Ω, RL = 2 kΩ, VCC = 12 V인 경우, β = 100인 NPN BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(Av)이 -100 V/V인 emitter 저항사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평가한다. 설계 과정에서 Early effect를 무시하고 이론부의 overall voltage gain Gv 식을 사용하여 RC를 결정하고, Rin, IC, IB, IE, VC, VE, VB, RE, ...2025.01.22
-
MOSFET 증폭기 회로 예비보고서2025.01.021. MOSFET 증폭기 회로 MOSFET를 사용한 소스 접지 증폭기의 바이어스 방법과 기본적인 특성을 이해하도록 한다. n 채널 MOSFET의 구조와 동작 원리, 동작 영역에 따른 드레인 전류 특성, 소스 공통 증폭기의 구조와 특성 등을 설명하고 있다. 실험을 통해 MOSFET의 특성과 소스 공통 증폭기의 동작을 확인하고자 한다. 1. MOSFET 증폭기 회로 MOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor) 증폭기 회로는 전자 회로 설계에서 매우 중요한 역할을 합니다. MOS...2025.01.02
-
전자공학실험 8장 공통 베이스 증폭기 A+ 예비보고서2025.01.131. 공통 베이스 증폭기 공통 베이스 증폭기는 입력 임피던스가 적기 때문에 전류를 잘 받아들이는 특성을 지니고 있다. 이 실험에서는 공통 베이스 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 공통 베이스 증폭기의 전압 이득은 g_m R_C로 표현할 수 있으며, 입력 임피던스는 1/g_m으로 구할 수 있다. 공통 베이스 증폭기는 임피던스가 수십 ohm 정도로 매우 작으므로, 전압을 받아들이는 용도보다는 전류를 받아들이는 용도로 많이 사용된다. 2. 공통 베이스 증폭기 회로 분석 실험회로...2025.01.13