
총 149개
-
증폭기의 주파수 응답 특성 결과 보고서2025.05.041. 증폭기의 주파수 응답 특성 실험을 통해 1kHz, 100mV_{p-p}, V_{DD} = 5V 조건에서 증폭기의 주파수 응답 특성을 측정하였다. 입력 전압 100mV에 대해 출력 전압을 측정한 결과, 1kHz에서 209mV, 4V의 전압 이득 19.13V/V를 보였다. 주파수가 증가함에 따라 전압 이득이 감소하여 100kHz에서 2.4V, 11.48V/V, 1MHz에서 233mV, 1.2V/V를 나타냈다. 3dB 주파수는 81kHz로 측정되었다. 입력 전압 측정 시 오차가 발생하였고, 3dB 주파수 계산 값과 측정 값의 차이가...2025.05.04
-
전자공학실험 11장 공통 소오스 증폭기 A+ 예비보고서2025.01.131. 공통 소오스 증폭기 이 실험에서는 MOSFET을 이용한 공통 소오스 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 공통 소오스 증폭기는 게이트가 입력 단자, 드레인이 출력 단자, 소오스가 공통 단자인 증폭기로서 높은 전압 이득을 얻을 수 있는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 소오스 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구해본 다음, 실험을 통하여 동작을 확인하고자 한다. 2. MOSFET 소신호 등가회로 MOSFET이 포화 영역에서...2025.01.13
-
전자공학실험 14장 캐스코드 증폭기 A+ 예비보고서2025.01.131. 캐스코드 증폭기 이 실험에서는 MOSFET을 이용한 캐스코드 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 캐스코드 증폭기는 공통 소오스 증폭기보다 높은 전압 이득을 얻을 수 있어서 널리 사용되고 있다. 이 실험에서는 캐스코드 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구한 후, 이를 실험에서 확인하고자 한다. 2. 바이어스 회로 또한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서도 공부하고, 실험을 통하여 동작을 확인한다. 1. 캐스코드 증폭...2025.01.13
-
전자회로실험 과탑 A+ 예비 보고서 (실험 7 이미터 팔로워)2025.01.291. 이미터 팔로워 회로 이미터 팔로워 회로는 베이스에 입력된 신호가 이미터로 전달되며, 출력 신호는 입력 신호와 같은 위상을 가지지만 전압 이득이 거의 1인 특징을 갖는 회로입니다. 이 회로는 주로 전류 이득을 높이기 위해 사용되며, 출력 임피던스를 낮추고 입력 임피던스를 높이는 데 유리합니다. 2. 전압 이득 이미터 팔로워 회로의 전압 이득은 1에 매우 가깝습니다. 이는 출력 전압이 입력 전압을 거의 그대로 따라간다는 뜻이며, 위상 반전이 발생하지 않습니다. 3. 입력 임피던스 입력 임피던스는 매우 크습니다. 입력 임피던스는 베...2025.01.29
-
[A+, 에리카] 회로이론응용및실험레포트 10. OP Amp의 기초 회로2025.05.151. OP Amp OP Amp는 연산증폭기로서 여러 개의 트랜지스터로 구성된 차동 선형 증폭기이다. 실제 OP Amp의 이득은 상당히 크지만 그 값은 유한하며 인가한 전압보다 더 큰 출력 전압은 나올 수 없다. 또한 실제 OP Amp에서의 전압 이득은 단순한 상수가 아니고 주파수와 상관 관계를 가진다. 2. Inverting Amplifier op amp의 + 단자는 접지되어 있다. Op amp에서 + 단자와 – 단자 는 같은 전압을 유지하기 때문에 + 단자와 – 단자는 그라운드 전압 0V를 유지하고 있다. op amp로 흘러 들어...2025.05.15
-
실험 06_공통 이미터 증폭기 예비 보고서2025.04.271. BJT 소신호 등가회로 BJT의 소신호 등가회로에 대해 설명하고, 트랜스컨덕턴스 g_m과 등가 이미터 저항 r_e가 컬렉터 전류와 어떤 관계가 있는지 유도하였습니다. 소신호 등가회로를 사용하면 선형적 소자가 되어 회로 분석과 설계가 쉬워집니다. 2. 공통 이미터 증폭기 특성 분석 공통 이미터 증폭기의 동작 원리와 입력-출력 전달 특성 곡선을 설명하였습니다. 차단, 능동, 포화 영역에서의 동작을 분석하고, 소신호 등가회로를 이용하여 입력 저항, 전압 이득 등을 구하는 방법을 제시하였습니다. 3. 공통 이미터 증폭기 실험 회로 및...2025.04.27
-
아주대학교 A+전자회로실험 실험5 예비보고서2025.05.091. 능동 필터 회로 실험 목적은 능동 필터 회로를 사용하여 1차 저역 통과 필터, 2차 저역 통과 필터, 2차 고역 통과 필터를 구성하고 차단 주파수와 전압 이득, 데시벨 이득을 알아보는 것입니다. 수동 필터와 능동 저역 통과 필터, 2차 능동 저역 통과 필터, 2차 능동 고역 통과 필터에 대한 이론을 설명하고 있습니다. 실험 과정, 이론에 따른 파형 및 결과 예상, Pspice 시뮬레이션 결과, 이론과 시뮬레이션 결과 비교 및 오차 분석 등이 포함되어 있습니다. 1. 능동 필터 회로 능동 필터 회로는 수동 필터 회로에 비해 더 ...2025.05.09
-
A+받은 에미터 공통 증폭기회로(common emiter) 예비레포트2025.05.101. 에미터 공통 증폭기회로 실험을 통해 에미터 공통 증폭기회로의 동작을 이해하였습니다. 베이스 전류에 따른 콜렉터 전류의 변화를 측정하여 전류이득을 결정하였고, 소신호 증폭기로 사용하여 전압이득을 측정하였습니다. 또한 에미터 바이패스 커패시터가 증폭기 이득에 미치는 영향을 분석하였으며, 입력/출력 임피던스, 전력이득, 위상 변화 등을 관찰하였습니다. 2. 트랜지스터 증폭기 회로 트랜지스터의 세 가지 연결 방식(에미터 공통, 베이스 공통, 콜렉터 공통)에 대해 살펴보았습니다. 에미터 공통 증폭기는 작은 베이스 전류로 큰 콜렉터 전류...2025.05.10
-
캐스코드 증폭기 실험 결과 보고서2025.01.021. 캐스코드 증폭기 캐스코드 증폭기는 공통 소스 증폭기에 비해 높은 전압 이득을 얻을 수 있어 많이 사용되고 있습니다. 입력 임피던스가 상대적으로 낮은 공통 게이트 증폭기를 추가로 연결하여 전류 신호를 출력하기에 유용하지만, 출력 전압 스윙이 감소하는 단점이 있어 저전압 회로에서 사용하기 어려울 수 있습니다. 캐스코드 증폭기의 출력 저항은 트랜지스터 자체의 출력 저항에 비해 증가하지만, 실험 과정에서 저항 측정이 이루어지지 않아 정확한 비교는 어렵습니다. PSpice를 통해 구한 전압 이득과 실험 결과 간 차이는 PSpice가 모...2025.01.02
-
부산대 응전실1 LPF HPF 결과보고서2025.01.111. LPF(Low-Pass Filter) 실험 LPF 회로를 구성하여 100Hz, 차단주파수(1539Hz), 5000Hz를 인가하고 오실로스코프로 측정한 결과, Pspice로 측정한 이론값과 매우 유사하게 나타났다. 차단주파수 이후 5000Hz에서 약간의 노이즈가 발생하여 이론값과 다소 차이가 있었는데, 이는 회로 내에 미약한 전류가 흐르면서 노이즈가 발생했기 때문으로 보인다. 2. HPF(High-Pass Filter) 실험 HPF 회로를 구성하여 10kHz, 차단주파수(3386Hz), 1000Hz를 인가하고 오실로스코프로 측정...2025.01.11