
총 53개
-
[고려대학교 전기회로] 3~4단원 정리본2025.05.031. 직렬 연결 회로 직렬 연결 회로에서 모든 회로 요소들은 동일한 전류를 흐르게 한다. 직렬 저항기들의 등가 저항은 각 저항기의 저항값을 합한 것과 같다. 2. 병렬 연결 회로 병렬 연결 회로에서 모든 회로 요소들은 동일한 전압이 걸린다. 병렬 저항기들의 등가 저항은 각 저항기의 역수를 합한 것의 역수와 같다. 3. 전압 분배와 전류 분배 전압 분배 공식: Ui = (Ri/Req)U, 전류 분배 공식: Ii = (Req/Ri)I 4. 전압계와 전류계 측정 전압계는 측정하고자 하는 전압 요소와 병렬로 연결되고, 전류계는 측정하고자 ...2025.05.03
-
직-병렬회로의 저항 결과 보고서2025.05.111. 직-병렬회로의 총 저항 계산 실험을 통해 직-병렬회로의 총 저항을 계산하는 규칙을 입증하였다. 병렬회로를 등가저항으로 대체하고 이를 직렬회로의 저항으로 구하는 방법을 확인하였다. 2. 저항 측정 시 주의사항 저항을 측정할 때는 반드시 회로에서 전원을 분리해야 한다. 그렇지 않으면 회로에 흐르는 전류가 저항계에 영향을 줄 수 있다. 또한 저항기의 한쪽 단자를 회로에서 분리해야 다른 저항의 영향을 받지 않고 정확한 값을 측정할 수 있다. 3. 직-병렬회로의 전압 분배 실험 결과 분석에서 병렬회로 내의 각 가지에 걸리는 전압이 동일...2025.05.11
-
전자회로실험 과탑 A+ 예비 보고서 (실험 10 MOSFET 바이어스 회로)2025.01.291. MOSFET 바이어스 회로 MOSFET을 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가되어야 하며, 이때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC 바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 MOSFET을 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서 공부하고, 실험을 통하여 그 동작을 확인하고자 한다. 2. 게이트 바이어스 회로 게이트 바이어스 회로(실험회로 1)는 가장 기본적인 전압분배 MOSFET 바이어스 회로이다. 이 회로는 소스 단자...2025.01.29
-
전자공학응용실험 7주차 5차 실험 공통 소오스 증폭기 결과 레포트2025.01.291. 다단 증폭기의 입력단과 출력단 조건 다단 증폭기의 입력단에서는 입력 임피던스가 커야 입력 전압이 많이 걸려 신호가 다음 단으로 잘 넘어간다. 출력단에서는 출력 임피던스가 부하 저항보다 매우 작아야 부하에 전압이 많이 걸리면서 출력 전압이 커지게 된다. 2. 다단 증폭기의 전압 이득 감소 이유 각 단의 출력 전압은 다음 증폭기에 연결될 때 다음 단의 저항에 의해 전압 분배가 일어나게 되어 최종 단의 전압 이득이 각 단마다 전압 분배가 된만큼 감소하여 나타나게 된다. 3. 실험 회로 변경 이유 처음 50kΩ 저항으로 진행하였을 때...2025.01.29
-
전기회로설계실습 결과보고서62025.05.151. 전기회로 설계 실습 이번 실험을 통해 DMM, 오실로스코프, Function generator의 접지상태, 내부연결 상태와 입력저항을 유추하였고 이를 이용하여 계측장비의 사용법을 익혔습니다. DMM과 오실로스코프를 통해 전압을 측정할 때, DMM은 내부 임피던스에 의해 고주파에서 측정이 정확하지 못해 오실로스코프의 측정값이 신뢰성 있다는 것을 알았습니다. 오실로스코프의 External trigger는 관측하려는 신호의 크기가 많이 변하며 일정한 trigger를 잡을 수 없을 때 크기가 변하지 않는 기준신호로부터 trigger를...2025.05.15
-
A+ 받을 수 있는 중앙대학교 전기회로설계실습 설계실습 3. 분압기(Voltage Divider)설계 예비보고서2025.05.121. 분압기(Voltage Divider) 설계 이 보고서는 부하효과(Loading Effect)를 고려한 분압기(Voltage Divider)를 설계, 제작하고 설계와 실험값을 비교, 분석하는 내용을 다루고 있습니다. 설계 목표는 출력전압이 12V로 고정된 DC 전원 공급기를 이용하여 정격전압이 3V±10%, 정격전류가 3mA±10%인 IC 칩에 전력을 공급할 수 있는 분압기를 설계하는 것입니다. 보고서에서는 부하효과를 고려하지 않은 잘못된 설계와 부하를 고려한 현실적인 설계를 비교하고 있습니다. 1. 분압기(Voltage Div...2025.05.12
-
전기회로설계실습 3. 분압기(Voltage Divider) 설계2025.01.211. 분압기(Voltage Divider) 설계 이 실습의 목적은 부하효과(Loading Effect)를 고려한 분압기(Voltage Divider)를 설계, 제작하고 설계와 실험값을 비교, 분석하는 것입니다. 분압기 회로를 설계하고 부하 저항을 고려하여 전압과 전류를 계산하였습니다. 또한 부하가 연결되었을 때와 연결되지 않았을 때의 전압과 전류 변화를 분석하였습니다. 2. 부하효과(Loading Effect) 부하효과는 회로에 부하가 연결되면 회로의 전압과 전류가 변화하는 현상을 말합니다. 이 실습에서는 부하로 IC 칩을 연결하였...2025.01.21
-
건국대학교 전기전자기초실험2 서미스터 결과레포트2025.01.291. 서미스터 LED 회로 실험 1에서는 서미스터와 LED로 구성된 회로를 구성하고, 출력 전압 Vout을 측정하였습니다. 측정된 전압 값을 바탕으로 서미스터의 온도를 추정하였습니다. 오차가 큰 이유는 전압 분배 회로의 분모 값이 소수점으로 차이가 나기 때문입니다. 2. 서미스터 온도 검출 회로 실험 2에서는 연산증폭기 LM358, 서미스터, LED 2개로 구성된 온도 검출 회로를 구성하였습니다. 서미스터의 온도에 따라 RED LED와 BLUE LED가 켜지는 것을 확인하였고, 오실로스코프로 Vout의 파형을 관찰하였습니다. 측정된...2025.01.29
-
[A+] 중앙대학교 전기회로 설계실습 예비보고서 13. 발전기 원리 실험2025.04.291. 코일의 인덕턴스 측정 RL 직렬회로를 구성하고 Function Generator를 이용해 사각파(0 [V] to 1 [V], duty cycle= 50%)를 입력전압으로 인가한 후 오실로스코프를 이용해 time constant τ를 측정하면 코일의 인덕턴스 L을 구할 수 있다. 2. 자석 삽입에 따른 발생전압 극성 변화 자석을 넣을 때와 뺄 때, 코일을 뒤집어서 넣을 때와 뺄 때 발생전압의 극성이 반대가 될 것이다. 이는 Faraday's Law에 따라 코일(폐회로)를 통과하는 총 자속의 방향이 달라지기 때문이다. 3. 자속 ...2025.04.29
-
[A+] 중앙대학교 전기회로 설계실습 결과보고서 3. 분압기(Voltage Divider) 설계2025.04.291. 분압기 설계 이번 실험을 통해 분압기를 설계할 때, 부하효과를 고려하며 설계해야 한다는 것을 깨달았고, 실험예비 보고서를 작성하며 직접 계산해본 분압기 설계 과정을 통해 다른 조건을 만족하는 분압기도 설계할 수 있을 것이라는 자신감이 생겨났다. 부하효과를 고려하지 않고 분압기 회로를 설계할 경우, 부하를 연결하지 않았을 때에는 출력 전압이 2.998 [V]로 IC Chip의 정격전압 조건을 만족하였지만, 부하를 연결할 경우 기존 저항과 병렬 연결되어 합성저항으로 값이 바뀌어 1.711 [V]라는 전압이 걸리게 되어 IC Chi...2025.04.29