
총 70개
-
전기회로설계실습 8장 예비보고서2025.01.201. RL 회로의 과도응답(Transient Response) 이 보고서는 RL 회로의 과도응답을 측정하는 실험 계획을 다루고 있습니다. 주요 내용은 다음과 같습니다: 1) 시정수 10 μs인 RL 직렬 회로를 설계하고, 2) 함수 발생기 출력과 인덕터 전압을 동시에 관측하도록 회로와 오실로스코프를 연결하는 방법, 3) 함수 발생기 출력과 저항 전압을 동시에 관측하는 방법, 4) 함수 발생기 출력이 DC 오프셋이 있을 때의 예상 파형, 5) 저항 양단에 오실로스코프를 연결했을 때의 파형 예상, 6) 주기가 시정수와 같은 사각파를 R...2025.01.20
-
설계실습 1. 저항, 전압, 전류의 측정방법 설계 예비보고서2025.05.051. 저항 측정 DMM을 사용하여 10kΩ 고정저항 30개를 측정하는 방법을 설명하였다. 측정값의 평균, 오차 분포도, 표준편차를 계산하고 식스시그마 개념을 설명하였다. 또한 두 개의 저항을 병렬로 연결하면 표준편차가 작아지는 이유와 4-wire 측정법을 설명하였다. 2. 전압 측정 6V 건전지와 DC 전원 공급기의 출력 전압을 DMM으로 측정하는 방법을 설명하였다. DMM 내부 저항으로 인해 측정 전압이 실제 전압보다 낮아질 수 있음을 언급하였다. 3. 전류 측정 병렬 및 직렬 연결된 저항에 흐르는 전류를 계산하는 방법을 설명하였...2025.05.05
-
[전기회로실험1]결과보고서 chapter52025.05.051. 저항회로 실험 결과 표 5-3에서 합성저항 Rs의 이론값, 계산값, 측정값의 오차는 실험에 사용된 저항의 실제 값과 이론값의 차이, 회로 구성 과정에서의 손실, 회로 시험기의 오차 등으로 인해 발생했다. 표 5-3의 전류 I의 계산값과 측정값의 오차도 같은 이유로 발생했다. 표 5-4의 병렬 합성저항 Rp의 오차도 유사한 이유로 발생했으며, 전류 I의 계산값과 측정값의 오차도 같은 이유로 발생했다. 표 5-5의 합성저항 Ro와 전류 I의 오차도 저항값과 회로 시험기의 오차로 인해 발생했다. 합성저항을 측정할 때 외부 전원을 제...2025.05.05
-
[전기회로실험1]결과보고서 chapter82025.05.051. 중첩의 원리 실험 결과 표 8-1에서 전류 I1과 I2의 이론값과 측정값의 차이는 약 10% 내외로 나타났습니다. 이는 실험에 사용된 저항 값의 차이와 측정 장비의 오차로 인한 것으로 보입니다. 또한 전류 IL의 이론값, 계산값 및 측정값 간에도 약간의 차이가 있었는데, 이 역시 저항 값의 차이와 측정 오차로 인한 것으로 생각됩니다. 1. 중첩의 원리 중첩의 원리는 복잡한 시스템을 이해하고 설계하는 데 매우 중요한 개념입니다. 이 원리에 따르면, 큰 시스템은 더 작은 하위 시스템으로 구성되며, 각 하위 시스템은 자체적인 구조와...2025.05.05
-
기초전자공학 - 전기회로의 기초실습12025.01.041. 전압, 전류, 저항 측정 이 실험을 통해 브래드보드, 멀티미터, 직류전원공급장치 등 전기회로 설계에 사용되는 기본 장비들의 사용법을 익힐 수 있었습니다. 전압, 전류, 저항을 측정하는 방법을 실습하면서 이론으로 배운 내용을 더 잘 이해할 수 있었습니다. 또한 실험 중 안전에 유의해야 한다는 것을 깨달았습니다. 2. 브래드보드를 이용한 저항 연결 실험 브래드보드를 사용하여 저항을 연결하는 실험을 진행했습니다. 직류전원공급장치와 브래드보드, 멀티미터를 연결하여 전압, 전류, 저항을 측정하는 과정을 실습했습니다. 이를 통해 전기회로...2025.01.04
-
대학물리및실험2_실험5_키르히호프의 법칙의 단일 고리 회로 실험2025.01.151. 키르히호프의 법칙 키르히호프의 법칙은 전기 회로에서 전류와 전압의 관계를 설명하는 중요한 법칙입니다. 키르히호프 전류 법칙은 전하 보존 법칙에 기반하여, 회로의 한 지점으로 들어오는 전류와 나가는 전류가 같아야 한다는 것을 설명합니다. 키르히호프 전압 법칙은 회로의 닫힌 고리에서 전기적 힘에 의한 일의 합이 0이 된다는 것을 설명합니다. 이번 실험에서는 단일 고리 회로를 구성하여 키르히호프의 법칙을 실험적으로 확인하였습니다. 2. 단일 고리 회로 단일 고리 회로는 전류가 한 개의 폐쇄 경로를 따라 흐르는 회로입니다. 이번 실험...2025.01.15
-
기초전자공학실험(서강대) - 1. 멀티미터에 의한 측정 결과 보고서2025.01.151. 저항 측정 실험을 통해 저항 값을 측정하였으며, 이론치와 측정치 간에 약간의 오차가 발생하였음을 확인하였다. 오차의 원인으로는 멀티미터 내부 건전지 소모에 따른 전압 감소로 인한 것으로 분석되었다. 0옴 조정을 통해 이러한 오차를 줄일 수 있음을 확인하였다. 2. 전압 측정 직렬 연결된 회로에서 각 저항에 걸리는 전압을 측정하였으며, 이론치와 측정치 간에 약간의 오차가 발생하였음을 확인하였다. 이는 전압계의 내부 저항과 측정 저항의 병렬 연결로 인한 것으로 분석되었다. 전압 측정 시 전압계와 전압원을 병렬로 연결해야 함을 확인...2025.01.15
-
중앙대 전기회로설계실습 결과보고서42025.01.171. Thevenin 등가회로 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하였다. Thevenin 등가회로는 보다 적은 장비들로 같은 효과를 내는 회로를 구현할 수 있기 때문에 중요하다. 실험을 통해 Thevenin의 정리를 이해하고자 하였다. 원본 회로와 Thevenin 등가회로에서 측정한 전압과 전류 값을 비교하여 오차율이 비교적 작은 것을 확인하였다. 오차의 원인으로는 실제 사용된 저항 값을 반영하지 않은 점, 측정값 반올림 과정에서의 오차 등을 들 수 있다. 1. Thevenin 등가회로 T...2025.01.17
-
[기초전자실험 with pspice] 08 테브난의 정리 결과보고서 <작성자 학점 A+>2025.04.281. 테브난의 정리 이번 실험에서는 테브난의 정리를 확인하기 위해 기본 회로와 테브난 등가회로를 구성하고 측정한 결과를 비교하였다. 기본 회로에서 부하저항에 걸린 전압과 테브난 등가회로의 전압이 거의 비슷하였고, 부하저항에 흐르는 전류도 약간의 오차가 있지만 매우 유사하였다. 따라서 테브난의 정리를 신뢰성 있게 확인할 수 있었다. 이번 실험을 통해 브레드보드를 이용한 회로 구성과 측정 방법에 대한 자신감도 얻게 되었다. 1. 테브난의 정리 테브난의 정리는 수학 분야에서 매우 중요한 정리입니다. 이 정리는 복소수 평면에서 해석 함수의...2025.04.28
-
[기초전자실험 with pspice] 10 중첩의 원리 예비보고서 <작성자 학점 A+>2025.04.281. 중첩의 원리 중첩의 원리를 적용하는 방법을 익히고, 중첩의 원리를 실험으로 확인한다. 중첩의 원리는 '전원이 2개 이상인 선형회로에서 어떤 부품의 전압과 전류는 전원을 1 개씩 동작시킬 때 나타나는 전압 및 전류의 합이다'로 정의된다. 전원을 1개씩 동작시킨다는 것은 하나의 전원을 동작시킬 때 다른 전원은 제거하는 것이다. 전원이 2개인 회로에 중첩의 원리를 적용하는 방법은 각 전원에 따른 전류와 전압을 구한 후 더하여 실질적인 전류와 전압을 구하는 것이다. 2. 기본 회로 실험 실험 회로를 구성하고 직류전원을 인가한 후 각 ...2025.04.28