
총 56개
-
실험 16_전류원 및 전류 거울 결과보고서(실험절차 책이랑 다르니 참고하시고 구매하세요)2025.04.281. 전류원 및 전류 거울 이 실험에서는 아날로그 증폭기에서 부하로서 널리 사용되고 있는 정전류원 및 전류 거울을 이용한 능동 부하(active load) 회로를 구성하고, 이를 실제로 구현함으로써 정전류원 및 전류 거울의 특성을 정확하게 파악하고자 하였다. 실험 절차에 따라 M1 트랜지스터의 gm을 결정하고, Vpbias 전압과 IREF 전류를 생성하였다. 또한 전류 거울에 의해 결정되는 Vpbias, IREF와 I1 전류를 측정하였다. 이를 바탕으로 공통 소스 증폭기의 입력-출력 DC 전압 레벨을 확인하였다. 2. 전류 오차 분...2025.04.28
-
[회로기초실험]연산 증폭기2025.01.031. 연산 증폭기 연산 증폭기는 매우 높은 이득을 가진 직결 증폭기로, 외부 귀환을 이용하여 이득과 임피던스 특성을 제어할 수 있습니다. 연산 증폭기는 트랜지스터로 구성되어 있으며, 제조 공정에서 발생하는 오차를 조절할 수 있는 오프셋 저항을 통해 정밀한 입출력 특성을 가질 수 있습니다. 연산 증폭기는 이상적인 특성을 가정하여 회로 설계가 쉬워지며, 반전 증폭기와 같은 기본 회로를 구성할 수 있습니다. 1. 연산 증폭기 연산 증폭기(Operational Amplifier, Op-Amp)는 전자 회로에서 매우 중요한 역할을 하는 핵심...2025.01.03
-
전류원 및 전류 거울을 이용한 능동 부하 회로 구현2025.01.291. 전류원 전류원은 회로에 일정한 전류를 공급하는 역할을 한다. MOSFET 기반 전류원은 일반적으로 포화 영역에서 작동하며, 입력 전압의 변화와 관계없이 일정한 전류를 유지할 수 있다. 전류원 회로에서는 기준 저항 R_REF를 통해 기준 전류를 설정하고, 이 값이 MOSFET을 통해 고정된 전류로 공급된다. 2. 전류 거울 전류 거울은 하나의 기준 전류를 복사하여 다른 부분에 동일한 전류를 전달하는 역할을 한다. 전류 거울은 주로 두 개의 MOSFET으로 구성되며, 첫 번째 MOSFET에 흐르는 기준 전류 I_REF를 두 번째 ...2025.01.29
-
아날로그 및 디지털회로 설계 실습 실습5_전압제어 발진기_결과보고서2025.01.211. 전압제어 발진기 전압제어 발진기란 입력 제어 전압의 크기에 따라 출력되는 신호의 주파수가 변하는 주파수 가변 신호 발생 회로를 말한다. 전압제어 발진기의 설계방법에는 여러 가지가 있지만 이번 전압제어 발진기 회로는 크게 3가지로 구성되는데 Op amp를 이용한 적분기, 스위치 역할을 하는 BJT, 비교기 역할을 하는 슈미트 회로로 구성된다. 이번 설계실습에서는 슈미트 회로와 적분기 회로를 이용한 전압제어 발진기 회로를 만들어보았다. 제어 전압 Vc값을 조절하면서 출력 주파수 값을 측정하였고 그 결과 Vc가 0.5V~2V인 구간...2025.01.21
-
아날로그 및 디지털 회로 설계실습 결과보고서82025.01.171. PSPICE를 활용한 RS 래치 구현 및 동작 PSPICE를 사용하여 그림 9-1의 회로를 구현 및 동작시키고, 결과값이 아래 실험의 결과값과 같은지 비교하였습니다. V1이 연결된 쪽이 S, V2가 연결된 쪽이 R이고 입력으로 사각파를 주었습니다. S는 연두색 파형으로 0과 1이 10us 주기로 반복되고 R은 파란색 파형으로 1과 0이 10us 주기로 반복됩니다. clk으로 40us까지는 1을 유지하다가 이후에는 0이 되도록 입력하였습니다. 출력파형은 40us까지 S를 따라가다가 40us 시점의 값인 1을 유지하는 파형이 나왔...2025.01.17
-
실험 23_연산 증폭기 응용 회로1 결과보고서2025.04.281. 반전 증폭기 실험회로 1에서 반전 증폭기를 구성하고, R1 = 10kΩ, R2 = 20kΩ으로 설정했다. 입력 크기를 변화시키면서 출력 전압과 전압 이득을 측정했다. 그 결과 전압 이득이 음의 값으로 나왔고 절대값이 1 이상인 것을 확인했다. 이를 통해 반전 증폭기로서 잘 동작했다고 볼 수 있다. 또한 R2를 100kΩ으로 증가시키면 전압 이득도 증가하는 것을 확인했다. 2. 비반전 증폭기 실험회로 2에서 비반전 증폭기를 구성하고, R1 = 10kΩ, R2 = 20kΩ으로 설정했다. 입력 크기를 변화시키면서 출력 전압과 전압 ...2025.04.28
-
A+ 연세대학교 기초아날로그실험 3주차 결과레포트2025.05.101. R회로 구현 및 등가회로 구현 실험 1-1에서는 20옴 저항 6개를 직, 병렬로 연결하여 등가저항을 구현하고 두 가지 방법으로 등가저항을 측정하였다. 직접 측정 방법으로는 13.2옴, 전압-전류 비 방법으로는 13.16옴을 얻었으며, 이론값 13.33옴과 비교하여 오차율 0.98%와 1.28%를 보였다. 오차의 원인으로는 측정 장비의 한계와 저항 자체의 오차 등이 지적되었다. 2. C회로 구현 및 등가회로 구현 실험 1-2에서는 100옴 저항과 220pF 커패시터 6개를 직, 병렬로 연결하여 RC 회로를 구현하고 주파수에 따른...2025.05.10
-
실험 20_차동 증폭기 기초 실험 결과 보고서2025.04.281. 차동 증폭 회로 차동 증폭 회로(differential amplifier)는 출력이 단일한 단일 증폭 회로(single-ended amplifier)에 비하여 노이즈와 간섭에 의한 영향이 적고, 바이패스(bypass) 및 커플링(coupling) 커패시터를 사용하지 않고도 증폭 회로를 바이어싱하거나 다단 증폭기의 각 단을 용이하게 커플링할 수 있으므로, 집적회로의 제작 공정이 좀더 용이하여 널리 사용되고 있다. 2. MOSFET 차동 증폭 회로 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작을 위한 기본 조건을 살펴보고 기...2025.04.28
-
아날로그 및 디지털 회로 설계실습 예비보고서 10주차2025.01.171. 래치와 플립플롭 아날로그 및 디지털 회로 설계실습 예비보고서에서는 순차식 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아보고 동작 조건을 확인하는 것이 실습 목적입니다. 실습에 사용된 부품은 NAND gate 74HC00과 Inverter 74HC04이며, 실습 장비로는 오실로스코프, 브레드보드, 파워서플라이, 함수발생기 등이 사용되었습니다. 실습 계획서에는 RS 래치의 진리표와 상태도를 나타내고 있습니다. 1. 래치와 플립플롭 래치와 플립플롭은 디지털 회로 설계에서 매우 중요한 기본 구성 요소입...2025.01.17
-
중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 7. 논리함수와 게이트2025.04.291. NAND 게이트 NAND 게이트는 AND 게이트의 출력을 NOT 게이트(inverter)의 입력으로 연결하여 하나의 단위 회로를 구성한 것이다. 진리표와 회로도를 통해 NAND 게이트의 동작을 확인하였다. NAND 게이트가 동작하는 최소 정격 전압을 찾기 위해 입력 전압을 단계적으로 변화시키며 출력을 관찰하였다. 2. NOR 게이트 NOR 게이트는 OR 게이트의 출력을 NOT 게이트(inverter)의 입력으로 연결하여 하나의 단위 회로를 구성한 것이다. 진리표와 회로도를 통해 NOR 게이트의 동작을 확인하였다. 3. XOR ...2025.04.29