
총 16개
-
에너지변환실험 A+레포트_연산증폭기2025.01.131. 연산 증폭기 연산 증폭기는 수학적인 연산기능을 수행하는 증폭기로, 높은 전압이득, 높은 입력임피던스, 낮은 출력임피던스, 넓은 주파수 대역폭을 갖는다. 비반전 증폭기는 입력전압과 동일한 위상의 출력전압을 갖고, 반전 증폭기는 입력전압과 반대 위상의 출력전압을 갖는다. 비교기는 두 입력신호의 크기를 비교하여 출력을 결정하는 비선형 연산 증폭기 회로이며, 가산기는 다수의 입력전압을 가산하여 출력전압으로 나타내는 연산증폭기 회로이다. 2. 비반전 증폭기 비반전 증폭기는 출력전압이 입력전압과 동일한 위상을 갖는다. 이상적인 연산 증폭...2025.01.13
-
서강대학교 고급전자회로실험 4주차 예비/결과레포트 (A+자료)2025.01.211. 전압분배 회로 실험회로1은 간단한 전압분배 회로로 해석할 수 있다. 직렬 R1C1와 병렬 R2C2에 의해, 전압의 gain은 f < 20kHz일 때는 주파수가 증가함에 따라 같이 증가하다가, 그 이후에는 감소하게 된다. myDAQ의 bode analyzer로 주파수 특성을 측정한 결과, 10Hz < f < 20kHz의 입력 신호에 대해서는 gain이 -50dB에서 -10dB까지 증가하는 모습을 보였다. 이는 PSpice 시뮬레이션의 결과와 경향성이 같다. 100Hz와 20kHz의 입력 신호에 대해서, gain값 또한 각각 -3...2025.01.21
-
[부산대 이학전자실험] 7. 555 timer-12025.01.021. 555 타이머 555 타이머는 전압 분배기, Not 게이트, 비교기, RS 플립플롭, 방전 트랜지스터로 구성된 집적 회로입니다. 이를 통해 타이머, 펄스 생성, 발진기, 플립플롭 등의 기능을 수행할 수 있습니다. 555 모노스테이블 회로는 트리거 입력이 낮아지면 일정 시간 동안 출력이 높아지는 특성을 가지고 있습니다. Not 게이트는 입력 전압이 높으면 출력 전압이 낮아지고, 입력 전압이 낮으면 출력 전압이 높아지는 특성을 가지고 있습니다. 1. 555 타이머 555 타이머는 전자 회로 설계 분야에서 널리 사용되는 매우 유용한...2025.01.02
-
(A+자료) 아날로그회로실험 텀프로젝트 OP-AMP를 이용한 차량 주차 안전 시스템2025.04.271. 단위 이득 플로어 단위 이득 플로어의 회로는 비반전 입력단에 5V를 인가해주어 항상 VCC가 출력되도록 만들었음. 단위 이득 플로어의 특징은 Av=1, Rif=(1+A0)Ri, Rof=R0/1+A0로, 이득이 1이기 때문에 입력값이 출력값과 같음. 단위 이득 플로어는 버퍼로 작동하며, 이를 통해 출력단에 있는 다른 비교기와 소자에 영향을 받지 않고, 일정한 출력을 내보낼 수 있으며, 출력 임피던스가 낮아짐. 2. 비교기 OP Amp의 매우 큰 증폭률이 매우 큰 점을 이용하는 회로임. Vi가 양의 값이면 Vo에는 양의 전원전압이...2025.04.27
-
응전실1_전기기기제어용발진회로_예비보고서2025.01.131. 555 타이머 555 타이머는 1972년 처음 시판된 시간 조정용 신호 발생기 회로로 가장 널리 사용되는 소자입니다. 555 타이머의 내부 구성은 R-S 플립플롭, 두 개의 비교기, 그리고 저항 및 커패시터로 이루어져 있습니다. 이를 통해 다양한 타이밍 펄스를 발생시킬 수 있으며, 4.5~16V의 넓은 전압 범위에서 동작할 수 있습니다. R-S 플립플롭의 입출력 관계는 표 7-1과 같으며, 두 입력이 모두 제거되어도 출력이 유지되는 특징이 있습니다. 1. 555 타이머 555 타이머는 매우 유용한 전자 회로 구성 요소입니다. ...2025.01.13
-
아주대학교 A+전자회로실험 실험6 결과보고서2025.05.091. 삼각파 발생회로 이 실험의 목적은 연산증폭기를 이용한 비교기와 적분기의 동작을 기초로 한 구형파 및 삼각파 발생회로의 동작을 이해하는 것이다. 실험 결과 파형은 예상대로 V_S는 사각파, V_T는 삼각파로 나왔다. 사각파 발생회로와 적분기를 연결하여 삼각파 발생회로를 구현하였다. 이론값과 실험값의 오차는 주로 transition delay에 의해 발생했으며, 저항값이 작을수록 오차가 커졌다. 시뮬레이션 결과와는 거의 일치하였고, 큰 저항에서는 3% 미만의 오차를 보였다. 오차의 주원인인 transition delay를 분석하기...2025.05.09
-
[A+보고서]전자회로실험-연산증폭기(op amp)2025.01.171. 연산 증폭기 연산 증폭기(operation amplifier)는 처음에는 이름대로 증폭과 가산, 감산, 미분, 적분 등의 연산을 수행하기 위해 만들어져 아날로그 컴퓨터에 이용되던 소자이다. 연산 증폭기가 하는 일은 두 입력 V_in1, V_in2의 '차이'를 '증폭'시켜 출력으로 내보내는 것이다. 이를 식으로 나타내면 V_out=A_o(V_in1-V_in2)이다. 여기서 A_0는 전압이득, 즉 전압 증폭도이며 이 연산 증폭기가 몇 배로 증폭을 하는지 나타낸 값이다. 기본적인 연산증폭기에 출력 신호의 일부를 다시 입력으로 넣어주...2025.01.17
-
pspice 비선형op앰프예비레포트2025.05.091. 비교기 비교기 OP앰프를 이용하여 비교기를 가장 간단히 구현하는 방법은 귀환이 없는 개방 루프로 구성하는 것이다. 회로전압 V_in이 V_REF 보다 클 때는 양이고 V_in이 V_REF 보다 작을 때는 음이다. 보통 OP앰프의 이득이 매우 크기 때문에 출력은 포화된다. 즉, V_in이 V_REF 보다 작은 어떠한 V_in값에 대해서도 전압은 음의 공급전압에서 포화된다. 따라서, 출력은 두 가지 가능한 값(음 또는 양) 중에서 하나만을 취하게 된다. 반대로 입력이 V_REF 주변에서 변화할 때, V_in의 V_REF 축을 넘어...2025.05.09
-
[부산대 이학전자실험] 6. Op amp-32025.01.021. 비교기 회로 비교기 회로는 전압을 비교하는 데 적합하다. 입력전압이 다른 입력단자의 기준전압을 초과하면 출력 측이 자신의 상태를 정해진 한계 값으로 변경하도록 되어 있다. 똑같은 크기의 전압일 경우 출력은 0이다. 비교기에서 전압증폭도는 낮지만 반응시간이 빠르다. 2. 다이오드 다이오드는 전류를 한쪽으로만 흐르게 하는 정류작용을 하는 전자 부품이다. 순방향 바이어스 시 전류가 잘 흐르지만 역방향 바이어스 시 전류가 흐르지 않는다. 이러한 정류 특성으로 교류를 직류로 변환하는 데 사용된다. 3. 발광 다이오드 발광 다이오드는 P...2025.01.02
-
디지털시스템설계실습_HW_WEEK52025.05.091. 4bit comparator 4비트 comparator 모듈을 구현하고, 이를 연결하여 8비트 cascadable comparator 모듈을 구현하였다. 각 비트를 비교하여 크다, 같다, 작다로 분류하여 출력하는 과정을 이해할 수 있었다. 2. Matrix multiplication 행렬 곱셈 모듈을 구현하면서 컴퓨터가 곱셈 연산을 수행하는 방식을 이해할 수 있었다. 2차원 배열 형태로 구현하는 것이 어려웠다. 3. Positive-edge triggered D flip-flop 양 에지 트리거 D 플립플롭을 구현하면서 동작 ...2025.05.09