
총 101개
-
디지털 회로 실험 및 설계 - ADC(Analog to Digital Converter) 실험 22025.05.161. ADC(Analog-to-Digital Converter) 실험 이 보고서는 디지털회로실험 및 설계 과정에서 수행한 ADC(Analog-to-Digital Converter) 실험에 대한 내용을 다루고 있습니다. 실험에서는 ADC0890 IC를 사용하여 아날로그 신호를 디지털 신호로 변환하는 과정을 확인하였습니다. 실험 결과와 이론값을 비교하여 분석하고, 오차 발생 원인에 대해 설명하고 있습니다. 1. ADC(Analog-to-Digital Converter) 실험 ADC(Analog-to-Digital Converter) 실...2025.05.16
-
디지털 회로 실험 및 설계 - Encoder, Decoder 실험 12025.05.161. 인코더 인코더는 여러 개의 입력 중에서 신호(1 또는 0)가 주어진 입력의 정보를 코드로 변환하는 디지털 회로이다. 기본 인코더인 4-to-2 인코더를 살펴보면, 4개의 입력에 따른 2비트 코드가 표시되어 있다. 각 코드(A, B)는 4개의 입력 중에서 어떤 입력이 '1'인지에 관한 정보를 가지고 있다. 2. 디코더 디코더는 반대로 인코더가 만든 코드를 원래의 정보로 복원하는 디지털 회로이다. 기본 디코더인 2-to-4 디코더를 살펴보면, 2비트의 코드(A, B)에 따라 4개의 출력(X0 ~ X3) 중에서 하나를 선택한다. 이...2025.05.16
-
디지털 회로 실험 및 설계 - JK Flip Flop, D, T Flip Flop 실험 12025.05.161. D 플립플롭 D 플립플롭은 1개의 입력(D)과 2개의 출력(Q, Q') 및 CK를 가지고 있다. 입력 D와 출력 Q는 항상 같으며, 이는 데이터를 기록하는 것과 같아서 D 플립플롭이라는 이름이 붙었다. D 플립플롭 IC 패키지의 특징은 입력이 두 번째, 출력이 다섯 번째와 여섯 번째에 있다. 2. JK 플립플롭 JK 플립플롭은 입력 J와 K가 모두 1일 때, 출력 Q와 Q'의 논리 레벨이 바뀌는 토글(Toggle)이 일어난다. JK 플립플롭 IC 패키지의 특징은 전원이 5번 핀, 그라운드가 13번 핀이다. 3. T 플립플롭 T...2025.05.16
-
디지털 회로 실험 및 설계 - JK Flip Flop, D, T Flip Flop 실험 22025.05.161. JK Flip-Flop 실험 JK 플립플롭에서 입력 J와 K가 모두 1일 때, 출력 Q와 Q'의 논리 레벨이 바뀌는 토글(Toggle)이 잘 일어난 모습이다. 논리레벨이 0일 때 완전 0이 아닌 0.15V 수준의 0에 매우 비슷한 값이 나왔으며, 논리레벨이 1일 때는 완전 5V가 아닌, 4.5V 수준의 5V에 매우 비슷한 값이 나왔다. 2. D Flip-Flop 실험 D 플립플롭은 이론상, D = 1일 때 Q = 1이 되고, D = 0 이면 Q = 0 이 된다. 그러므로 결과적으로 입력 D와 출력 Q는 항상 같다는 성질을 가지...2025.05.16
-
디지털 회로 실험 및 설계 - Multiplexer, DeMultiplexer 실험, JK Flip Flop 순차회로 실험2025.05.161. 멀티플렉서 멀티플렉서(MUX)는 여러 입력 데이터 중에서 하나를 선택하는 조합 논리회로입니다. 선택 신호(S1, S2)에 따라 데이터 D0 ~ D3 중에서 하나가 출력 X에 나타납니다. 멀티플렉서가 올바르게 동작하려면 선택 신호와 함께 데이터를 AND 게이트에 입력해야 합니다. 2. 디멀티플렉서 디멀티플렉서(DEMUX)는 멀티플렉서와 반대로 여러 출력 단자 중에서 하나로 데이터를 내보내는 조합 논리회로입니다. 입력 데이터 Di은 선택 신호 S1, S2에 의해 선택된 단자로 출력됩니다. 3. 비동기 카운터 비동기 카운터는 클록 ...2025.05.16
-
디지털 회로 실험 및 설계 - Multiplexer, DeMultiplexer 실험, JK Flip Flop 순차회로 실험 22025.05.161. Multiplexer (MUX) 4-to-1 MUX를 구성하고, S1과 S0의 입력신호에 따른 출력 Y를 실험한 결과, 이론값대로 잘 나왔으며 전압 레벨도 High는 4.36V, Low는 0.16V로 잘 측정되었다. 이를 통해 여러 입력 데이터 중에서 하나를 선택하는 조합 논리회로인 MUX를 잘 활용한 실험 결과였다. 2. Demultiplexer (DEMUX) 1-to-4 DEMUX를 구성하고, S1과 S0, Y의 입력상태에 따라 출력 D0~D3를 실험한 결과, 이론값대로 잘 나왔으며 전압 레벨도 High는 4.45V, Lo...2025.05.16
-
디지털 회로 실험 및 설계 - 기본 논리 게이트(Gate) 및 TTL, CMOS I.F 실험 22025.05.161. 디지털 회로 실험 및 설계 이 보고서는 디지털 회로 실험 및 설계 과정에서 수행한 기본 논리 게이트(Gate) 및 TTL, CMOS I/F 실험에 대한 내용을 다루고 있습니다. 실험에서는 전압 레벨 측정, OR + Inverter 진리표 작성, AND-OR-NOT 게이트를 이용한 XOR 설계, CMOS와 TTL 인터페이스 등을 다루었으며, 이론값과 실험 결과를 비교 분석하였습니다. 오차 분석에서는 전류 측정의 어려움, 점퍼선의 저항, 브래드 보드의 불확실성 등이 원인으로 지적되었습니다. 1. 디지털 회로 실험 및 설계 디지털 ...2025.05.16
-
디지털 회로 실험 및 설계 - 부울대수와 카르노맵, RS Flip Flop 실험 12025.05.161. 부울 대수 부울 대수(Boolean Algebra)는 영국의 수학자 조지 부울이 19세기 중반에 고안한 논리 수학입니다. 부울 대수는 AND, OR, NOT 논리를 이용하여 논리식을 표현하며, 논리식의 각 변수는 0과 1의 값(논리 레벨)을 가지고 논리 연산이 가능합니다. 부울 대수의 기본 법칙에는 교환법칙, 결합법칙, 분배법칙이 있으며, 부울 정리에는 OR 논리, AND 논리, NOT 논리가 포함됩니다. 2. 카르노 맵 논리식을 간소화할 때는 카르노 맵을 주로 활용합니다. 카르노 맵은 변수의 개수에 따라 작성되며, 2변수 또...2025.05.16
-
디지털 회로 실험 및 설계 - 부울대수와 카르노맵, RS Flip Flop 실험 22025.05.161. 부울대수와 카르노맵 실험 1에서는 다음 회로를 시뮬레이션하고 진리표를 완성하였으며, 카르노 맵을 이용하여 각각의 논리식을 구하였습니다. 실험 결과는 이론값과 대체적으로 유사하게 나왔으며, 논리레벨 H 단계는 4.4V 정도로 충분히 잘 나왔고, 논리레벨 L 단계에서도 0.xxxV 정도로 거의 흡사한 결과를 보였습니다. 2. RS Flip-Flop 실험 3에서는 NOR 게이트, NAND 게이트, 그리고 클럭 신호를 이용한 RS Flip-Flop 회로를 각각 시뮬레이션하고 진리표를 작성하였습니다. 실험 결과 역시 이론값과 대체적으로...2025.05.16
-
숫자표시기와 응용 실험 결과 보고서2024.12.311. 7-세그먼트 표시기 7-세그먼트 표시기(7-segment display)의 구성원리를 이해하고 이를 구동하는 방법을 실습했습니다. 디코더를 이용하여 BCD 코드를 활용하고 여러 가지 디코더를 활용한 설계를 진행하여 숫자표시기-디코더 조합의 사용법을 익혔습니다. 2. BCD 디코더 7447 BCD 디코더를 사용하여 BCD 코드를 7-세그먼트 표시기에 올바르게 표시하는 것을 확인했습니다. 이진 코드를 DCBA로 받아들이는 디코더의 특성을 이해하고, 이를 고려하여 회로를 설계했습니다. 3. 회로 설계 및 문제 해결 실험 과정에서 발...2024.12.31