
총 16개
-
전자회로실험 과탑 A+ 예비 보고서 (실험 14 캐스코드 증폭기)2025.01.291. 캐스코드 증폭기 캐스코드 증폭기는 고주파 증폭에서 자주 사용되는 구조로, 출력 저항을 증가시키고 고주파 특성을 개선하는 데 효과적이다. 이 회로는 두 개의 MOSFET을 사용하여, 첫 번째 트랜지스터가 신호를 증폭하고, 두 번째 트랜지스터가 출력을 처리하는 방식으로 동작한다. 캐스코드 증폭기의 전압 이득은 대략적으로 A_v = g_m * R_D로 나타낼 수 있으며, 캐스코드 구조 덕분에 매우 크게 나타날 수 있다. 캐스코드 증폭기는 주로 고주파 증폭기와 대역폭이 중요한 회로에서 자주 사용되며, 신호 왜곡이 적고 안정적인 성능을...2025.01.29
-
전자공학실험 18장 증폭기의 주파수 응답 특성 A+ 예비보고서2025.01.131. 공통 소스 증폭기의 주파수 응답 특성 이 실험에서는 공통 소스 증폭기의 주파수 응답 특성을 분석하여 대역폭(bandwidth)의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악한다. 증폭기에 사용되는 트랜지스터 내부의 기생 커패시턴스로 인해 주파수에 따라 전압 이득 및 위상이 변하며, 어느 주파수 대역까지 증폭기의 전압 이득이 유지되는지를 알아야 한다. 또한 증폭기의 전류나 면적이 제한되어 있을 때 증폭기 전압 이득과 대역폭의 곱은 일정한 관계가 성립하는데, 실험을 통해 이러한 관계를 이해하고자 한다. 2. 공통 소스 증폭...2025.01.13
-
전자공학응용실험 ch17 능동부하가 있는 공통 소오스 증폭기 예비레포트2025.05.031. 능동 부하가 있는 공통 소오스 증폭기 이 실험에서는 정전류원과 전류 거울을 이용한 능동 부하가 있는 공통 소오스 증폭기 회로를 구성하고, 이를 바탕으로 공통 소오스 증폭기의 전압 이득을 구하고자 한다. 능동 부하는 아날로그 증폭기에서 널리 사용되고 있으며, 간단한 공통 소오스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 2. 전류 전원 및 전류 미러 집적 회로 설계의 바이어싱은 일정한 전류 전원을 이용한다. 전류 미러는 바이어싱에 사용될 뿐만 아니라, 때때로 전류 증폭기로도 쓰인다. 전류 전원과 전류 미러는 유한한 ...2025.05.03
-
실험 15_다단 증폭기 결과보고서2025.04.281. 다단 증폭기 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하였다. 단일단 증폭기만으로는 이득이 부족하거나, 소오스 및 부하 임피던스와 증폭기 자체의 입력-출력 임피던스의 차이가 클 경우에는 일반적으로 다단 증폭기를 사용한다. 실험을 통해 다단 증폭기의 입력단과 출력단의 임피던스 조건, 전압 이득 특성 등을 확인하였다. 2. MOSFET 증폭기 이 실험에서는 MOSFET을 이용한 2단 증폭기와 3단 증폭기를 구성하고 그 특성을 분석하였다. MOSFET의 트랜스컨덕턴스와 출력 저항을 구하고, 이를 이...2025.04.28
-
전자공학실험 14장 MOSFET 다단 증폭기 A+ 결과보고서2025.01.151. MOSFET 다단 증폭기 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하였습니다. 실험회로 1에서는 공통 소스 증폭기로 구성된 2단 증폭기 회로를 구현하였고, 실험회로 2에서는 공통 소스 증폭기 2단과 소스 팔로워로 구성된 3단 증폭기 회로를 구현하였습니다. 각 회로에서 MOSFET이 포화 영역에서 동작하는지 확인하고, 소신호 파라미터를 구하여 이론적인 전압 이득을 계산하였습니다. 또한 실험을 통해 측정한 전압 이득을 분석하여 최소 전압 이득 요구사항을 만족하는지 확인하였습니다. 1. MOSFET...2025.01.15
-
증폭기의 주파수 응답 특성2025.01.021. 공통 소스 증폭기의 주파수 응답 특성 공통 소스 증폭기의 입력-출력에 원하는 DC 전압 및 전압 이득이 나오게 하기 위해 DC 전류와 전류를 결정하여 회로를 구성했습니다. 입력 신호의 주파수를 변화시키면서 전압 이득의 변화를 측정하여 보드 선도를 그렸고, 이를 통해 3dB 대역폭을 구했습니다. 또한 이득 대역폭 곱을 계산하고, 이를 증가시키기 위한 방안으로 회로를 closed loop로 만드는 것을 제안했습니다. 2. 공통 소스 증폭기의 소신호 등가 모델 그림 [18-5]의 실험회로를 소신호 등가 모델을 사용하여 등가회로로 표...2025.01.02
-
실험 18_증폭기의 주파수 응답 특성 결과보고서2025.04.281. 증폭기의 주파수 응답 특성 이 실험에서는 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악하였습니다. 트랜지스터 내부의 기생 커패시턴스로 인해 주파수에 따라 전압 이득 및 위상이 변하며, 대역폭은 증폭기의 전압 이득이 유지되는 주파수 범위를 나타냅니다. 실험을 통해 이득 대역폭의 곱이 일정한 관계가 성립함을 확인하였습니다. 2. 공통 소스 증폭기 설계 실험에서는 [실험 16]과 [실험 17]에서 구현한 공통 소스 증폭기 회로를 사용하였습니다. DC 전압 및 전압 이득이...2025.04.28
-
전기전자공학실험-공통 소스 트랜지스터 증폭기2025.04.301. 공통 소스 증폭기(Common Source Amplifier) 소스(Source)부분이 접지되어 입력전압과 출력전압의 기준이 되어 공통 소스 증폭기라고 불리며, 입력은 Gate, 출력은 Drain에 연결되어있다. BJT 공통 이미터 증폭기와 유사한데 게이트 방면을 통하여 들여다보는 쪽은 역방향 바이어스가 걸린 접합면이므로 입력 임피던스가 매우 크고 그로 인하여 높은 전류이득과 BJT에 비해 떨어지는 편이지만 전압이득 모두 가질 수 있다. JFET은 입력신호원의 출력 임피던스가 높은 경우에 높은 전류 이득을 얻기 위한 회로에 사...2025.04.30
-
전자회로실험 A+ 13주차 결과보고서(MOSFET common source amplifier)2025.05.101. MOSFET 드레인 특성 실험(1)에서는 VDD와 VGG의 값을 변화시키면서 MOSFET의 드레인 전류 ID를 측정하였다. 실험 결과를 그래프로 나타내었더니 이론과 비슷한 형태의 그래프가 나타났다. MOSFET은 트라이오드 영역에서 VDS가 증가함에 따라 ID도 증가하지만, 포화 영역에서는 ID가 일정한 값을 갖는다는 것을 확인할 수 있었다. 실제 실험에서는 포화 영역에서도 ID가 조금씩 증가하는데, 이는 채널 길이 변조 현상 때문이다. 2. MOSFET 공통 소스 증폭기 실험(3)에서는 MOSFET 공통 소스 증폭기의 특성을...2025.05.10
-
전자회로실험 과탑 A+ 예비 보고서 (실험 18 증폭기의 주파수 응답 특성)2025.01.291. 공통 소스 증폭기의 주파수 응답 특성 이 실험에서는 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭(bandwidth)의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악한다. 증폭기에 사용되는 트랜지스터 내부의 기생 커패시턴스로 인해 주파수에 따라 전압 이득 및 위상이 변하며, 대역폭은 증폭기의 전압 이득이 유지되는 주파수 범위를 나타낸다. 실험을 통해 이득 대역폭 곱의 관계를 이해하고자 한다. 2. 공통 소스 증폭기의 소신호 등가 모델 실험 회로를 소신호 등가 모델을 사용하여 표현하고, 입력단에서 바라본 입력 저항...2025.01.29