총 46개
-
전자회로실험 과탑 A+ 예비 보고서 (실험 13 공통 게이트 증폭기)2025.01.291. 공통 게이트 증폭기 공통 게이트 증폭기는 게이트 단자를 공통으로 하고, 입력 신호가 소스에, 출력 신호가 드레인에 걸리는 회로입니다. 이 회로는 주로 넓은 대역폭에서 동작하며, 전류 이득이 큰 것이 특징입니다. 입력 신호는 소스 단자에 인가되며, 드레인에서 출력 신호가 나타납니다. 게이트는 고정되어 있어, 입력 신호는 소스에서 드레인으로 흐르는 전류를 제어하게 됩니다. 입력 임피던스는 매우 낮고, 출력 임피던스는 상대적으로 높습니다. 전압 이득은 대략적으로 g_m * R_D로 나타낼 수 있으며, 공통 게이트 증폭기는 전류 이득...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 18 증폭기의 주파수 응답 특성)2025.01.291. 공통 소스 증폭기의 주파수 응답 특성 이 실험에서는 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭(bandwidth)의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악한다. 증폭기에 사용되는 트랜지스터 내부의 기생 커패시턴스로 인해 주파수에 따라 전압 이득 및 위상이 변하며, 대역폭은 증폭기의 전압 이득이 유지되는 주파수 범위를 나타낸다. 실험을 통해 이득 대역폭 곱의 관계를 이해하고자 한다. 2. 공통 소스 증폭기의 소신호 등가 모델 실험 회로를 소신호 등가 모델을 사용하여 표현하고, 입력단에서 바라본 입력 저항...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 24 연산 증폭기 응용 회로 2)2025.01.291. 적분기 회로 적분기 회로는 입력 저항 R과 피드백 커패시터 C로 이루어진 간단한 구성입니다. 입력 신호는 R을 통해 연산 증폭기의 반전 입력(-) 단자로 들어가고, 출력은 C를 통해 피드백됩니다. 입력 신호에 의해 전류가 흐르고, 이 전류는 커패시터에 전하를 축적합니다. 커패시터 전하가 시간에 따라 누적되면서 출력 전압이 변화하며, 출력 전압은 입력 전압의 적분값에 비례합니다. 적분기 회로는 입력 신호가 일정하면 출력이 선형적으로 증가하거나 감소하며, 저주파 신호에 민감하고 고주파 신호는 감쇠됩니다. 적분기 회로는 속도에서 위...2025.01.29
-
[전자공학응용실험]11주차_7차실험_실험 18 증폭기의 주파수 응답 특성_예비레포트_A+2025.01.291. 공통 소스 증폭기의 주파수 응답 특성 이 실험에서는 [실험 17]에서 구현한 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악하고자 한다. 공통 소스 증폭기의 소신호 등가회로를 분석하여 주파수 응답 특성을 나타내는 보드 선도를 그리고, 3dB 주파수와 이득 대역폭 곱을 계산한다. 또한 이득 대역폭 곱을 증가시키는 방안을 제시한다. 2. MOSFET의 고주파 모델 MOSFET의 고주파 동작을 설명하기 위해 게이트-소스 커패시턴스(Cgs)와 게이트-드레인 커패시턴스(Cgd...2025.01.29
-
MOSFET 기본 특성 및 MOSFET 바이어스 회로 실험 결과 보고서2025.01.291. MOSFET 기본 특성 실험 9에서 NMOS의 문턱 전압이 양수이고 PMOS의 문턱 전압이 음수인 이유를 설명하였습니다. NMOS는 소스와 드레인을 n-type을 사용하고 전류를 흐르게 하는 carrier가 전자이므로 채널에 전류가 흐르려면 문턱 전압이 양수여야 합니다. PMOS에서는 소스와 드레인을 p-type을 사용하고 전류를 흐르게 하는 carrier가 hole이므로 채널에 전류가 흐르려면 NMOS의 역전압이 걸려야 하므로 PMOS의 문턱 전압은 음수여야 합니다. 따라서 NMOS를 낮은 전압 쪽에, PMOS를 높은 전압 ...2025.01.29
-
아날로그및디지털회로설계실습 (예비)설계실습 8. 래치와 플립플롭 A+2025.01.291. RS 래치 RS 래치의 특성을 분석하였습니다. NAND RS 래치와 NOR RS 래치의 진리표를 나타내고, 이론적인 상태도를 그렸습니다. PSPICE를 활용하여 진리표의 결과를 확인하였습니다. 1. RS 래치 RS 래치는 디지털 회로에서 널리 사용되는 기본적인 메모리 소자입니다. 이 소자는 두 개의 NOR 게이트로 구성되어 있으며, 하나의 입력이 1일 때 다른 입력이 0이 되면 출력이 반전되는 특성을 가지고 있습니다. 이를 통해 상태를 저장하고 유지할 수 있습니다. RS 래치는 간단한 구조와 동작 원리로 인해 플립플롭, 카운터...2025.01.29
-
중앙대학교 전자회로설계실습 예비2. Op Amp의 특성측정 방법 및 Integrator 설계2025.01.271. Op Amp의 Offset Voltage 측정 Op Amp의 Offset Voltage 측정 방법에 대해 설명합니다. 이상적인 Op Amp를 사용하여 Inverting Amplifier 회로를 설계하고, 유한한 크기의 Open Loop Gain을 고려하여 Offset Voltage를 측정하는 방법을 기술합니다. 또한 Data Sheet에서 Offset Voltage의 min, typ, max 값의 의미와 Offset Voltage 조정 방법에 대해 설명합니다. 2. Op Amp의 Slew Rate 측정 Op Amp의 Slew ...2025.01.27
-
중앙대학교 전자회로설계실습 예비3. Voltage Regulatior 설계 A+2025.01.271. Voltage Regulator 설계 이 프레젠테이션은 전자회로설계실습의 예비 3번째 실습인 Voltage Regulator 설계에 대한 내용을 다루고 있습니다. 설계 과정에서 사용된 수식과 계산 과정을 상세히 설명하고 있으며, PSPICE를 활용한 회로 분석 결과도 포함되어 있습니다. 주요 내용으로는 브리지 방식 정류회로의 동작 원리, 부하 전압 및 리플 전압 계산, 교류 입력 전원 크기 및 주파수 결정 등이 있습니다. 1. Voltage Regulator 설계 전압 레귤레이터 설계는 전자 회로 설계에서 매우 중요한 부분입니...2025.01.27
-
중앙대학교 전자회로설계실습 예비7. Common Emitter Amplifier의 주파수 특성 A+2025.01.271. Common Emitter Amplifier의 주파수 특성 이 실습에서는 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성을 분석하였습니다. Rsig = 50Ω, RL = 5kΩ, VCC = 12V인 경우, β = 100인 BJT를 사용하여 Rin이 kΩ 단위이고 amplifier gain(υo/υin)이 100 V/V인 증폭기를 설계하였습니다. 입력 신호로 100 kHz, 20 mVpp 사인파를 사용하였으며, PSPICE 시뮬레이션을 통해 회로의 전압, 전류 및 출력 파형을 분석하였습니다...2025.01.27
-
아날로그 및 디지털 회로 설계실습 결과보고서82025.01.171. PSPICE를 활용한 RS 래치 구현 및 동작 PSPICE를 사용하여 그림 9-1의 회로를 구현 및 동작시키고, 결과값이 아래 실험의 결과값과 같은지 비교하였습니다. V1이 연결된 쪽이 S, V2가 연결된 쪽이 R이고 입력으로 사각파를 주었습니다. S는 연두색 파형으로 0과 1이 10us 주기로 반복되고 R은 파란색 파형으로 1과 0이 10us 주기로 반복됩니다. clk으로 40us까지는 1을 유지하다가 이후에는 0이 되도록 입력하였습니다. 출력파형은 40us까지 S를 따라가다가 40us 시점의 값인 1을 유지하는 파형이 나왔...2025.01.17