
총 33개
-
연산증폭기 예비보고서(고찰포함)A+2025.01.131. 연산증폭기 연산증폭기는 덧셈, 뺄셈, 곱셈, 나눗셈, 미분, 적분 등의 수학적 연산 기능을 수행할 수 있는 전압 이득이 매우 큰 증폭기입니다. 연산증폭기는 5개의 단자로 구성되어 있으며, 양의 전압과 음의 전압을 받아들여 출력값을 만들어냅니다. 연산증폭기는 두 입력 전압의 차이를 증폭하여 출력 전압을 생성합니다. 반전 증폭기와 비반전 증폭기는 연산증폭기의 대표적인 회로 구성 방식입니다. 2. 반전 증폭기 반전 증폭기는 연산증폭기의 두 입력 단자로 들어가는 전류가 0A이고, 두 입력 단자 사이의 전압차도 0V입니다. 따라서 저항...2025.01.13
-
[전자공학응용실험]12주차_8차실험_실험 20 차동 증폭기 기초 실험_예비레포트_A+2025.01.291. MOSFET 차동 증폭기 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작을 위한 기본 조건을 살펴보고 기본적인 측정을 통해 검증하고자 합니다. 또한 부하 저항을 연결한 MOSFET 차동 증폭 회로를 구성하여 특성을 분석합니다. 차동 증폭기는 집적회로 설계에서 중요한 기본 회로 중 하나로, 능동 부하와 전류 거울 회로를 이용하여 설계할 수 있습니다. 1. MOSFET 차동 증폭기 MOSFET 차동 증폭기는 전자 회로 설계에서 매우 중요한 역할을 합니다. 이 회로는 두 개의 MOSFET 트랜지스터를 사용하여 입력 신호를 증폭하...2025.01.29
-
[전자공학실험2] 차동 증폭기2025.04.271. MOSFET을 이용한 차동증폭기 실험을 통해 MOSFET을 이용한 차동증폭기의 동작 원리와 회로 특성을 확인하였다. 차동증폭기의 입력 전압에 따른 출력 전압 특성, 저항 값 변화에 따른 differential gain, common mode gain, CMRR 등을 측정하여 분석하였다. 또한 current mirror를 사용한 경우와 저항을 사용한 경우의 차동증폭기 성능을 비교하였다. 실험 결과를 통해 차동증폭기의 특성과 설계 시 고려해야 할 사항들을 이해할 수 있었다. 1. MOSFET을 이용한 차동증폭기 MOSFET을 이용...2025.04.27
-
pspice op앰프특성실험예비레포트2025.05.091. OP 앰프 OP 앰프는 응답특성이 출력에서 입력으로 연결되는 부귀환에 의해 외부적으로 제어되는 고이득, 직결 차동 선형 증폭기입니다. OP앰프는 가산, 적분, 미분과 같은 수학적 연산을 할 수 있으며, OP앰프는 비디오, 오디오 증폭기, 발진기 등에 널리 이용되고 있습니다. 차동 증폭기와 같이 OP 앰프는 (-), (+)로 표시 되는 두 개의 입력이 있습니다. (-) 입력은 반전 입력으로서 이 단자에 가해진 신호는 출력에서 위상이 바뀌어 집니다. (+)입력은 비반전 입력으로서 이 단자에 가해진 신호는 출력에서 입력과 같은 위상...2025.05.09
-
[전자공학응용실험]13주차_9차실험_실험21 차동증폭기 심화 실험_예비레포트_A+2025.01.291. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기를 구성하여 전압 이득과 CMRR(공통 모드 제거비)를 측정하는 것이 목적입니다. 차동 증폭기는 두 개의 입력 신호의 차이를 증폭하는 회로로, 공통 모드 신호를 제거하여 원하는 차동 신호만을 증폭할 수 있습니다. CMRR은 차동 증폭기의 성능을 나타내는 지표로, 공통 모드 신호에 대한 차동 신호의 상대적인 크기를 나타냅니다. 이 실험을 통해 차동 증폭기의 동작 원리와 성능 측정 방법을 이해할 수 있습니다. 1. 차동 증폭기 차동 증폭기는 전자 회로 설계에서 매우 중요한 ...2025.01.29
-
[A+]건국대 전기전자기초실험1 5주차 결과보고서2025.01.151. 반전 가산 증폭기 실험을 통해 반전 가산 증폭기 회로를 구성하고, V3와 V4를 변경하며 모의실험 결과와 실제 실험 결과를 비교하였습니다. 실험 결과는 모의실험 결과와 유사하게 나타났습니다. 2. 비반전 가산 증폭기 실험을 통해 비반전 가산 증폭기 회로를 구성하고, V3와 V4를 변경하며 계산 결과, 모의실험 결과, 실제 실험 결과를 비교하였습니다. 실험 결과는 계산 결과와 모의실험 결과와 유사하게 나타났습니다. 3. 차동 증폭기 실험을 통해 차동 증폭기 회로를 구성하고, 공통전압 V3에 1V를 인가하여 출력 전압을 측정하였습...2025.01.15
-
서강대학교 고급전자회로실험 3주차 예비/결과레포트 (A+자료)2025.01.211. MOSFET 바이어스 회로 및 차동 증폭기 실험 1에서는 nMOS 정전류원 회로를 구성하고 RREF 값에 따른 IREF 전류를 측정하였다. 실험 결과 RREF가 200Ω일 때 IREF가 20mA에 가장 가까운 값을 가짐을 확인하였다. 또한 VX 변화에 따른 ISS 전류를 측정하여 VX가 0.7V 이상일 때 ISS가 거의 일정한 값을 유지함을 확인하였다. 이를 통해 channel length modulation 효과로 인해 실제 전류원 회로에서는 이상적인 정전류원 특성이 나타나지 않음을 알 수 있었다. 실험 2에서는 차동증폭기의...2025.01.21
-
전자공학실험 21장 차동 증폭기 심화 실험 A+ 결과보고서2025.01.151. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하고자 한다. 실험 절차를 통해 차동 증폭기의 설계 및 동작 원리, 공통 모드 전압 이득, 차동 모드 전압 이득, 공통 모드 제거비(CMRR) 등을 확인하였다. 실험 결과 분석을 통해 MOSFET의 mismatch로 인한 영향, 공통 모드 제거비 향상 방안 등을 고찰하였다. 2. 능동 부하 트랜지스터를 이용한 능동 부하의 경우 저항 부하에 비해 공정에 대한 변화량이 적고, 정확한 저항을 ...2025.01.15
-
실험 20_차동 증폭기 기초 실험 결과 보고서2025.04.281. 차동 증폭 회로 차동 증폭 회로(differential amplifier)는 출력이 단일한 단일 증폭 회로(single-ended amplifier)에 비하여 노이즈와 간섭에 의한 영향이 적고, 바이패스(bypass) 및 커플링(coupling) 커패시터를 사용하지 않고도 증폭 회로를 바이어싱하거나 다단 증폭기의 각 단을 용이하게 커플링할 수 있으므로, 집적회로의 제작 공정이 좀더 용이하여 널리 사용되고 있다. 2. MOSFET 차동 증폭 회로 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작을 위한 기본 조건을 살펴보고 기...2025.04.28
-
전자회로실험 과탑 A+ 예비 보고서 (실험 21 차동 증폭기 심화 실험)2025.01.291. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하고자 한다. 주요 동작 원리는 입력 트랜지스터(M1, M2)가 차동 입력 신호를 증폭하고, 전류 거울(M3, M4)이 정전류원을 구성하며, 부하 트랜지스터(M5, M6)가 능동 부하로 작동하여 높은 출력 저항과 전압 이득을 제공한다. 이 회로는 높은 선형성과 잡음 억제 특성으로 고성능 아날로그 설계에서 필수적인 역할을 한다. 2. 공통 모드 제거비(CMRR) 차동 증폭기의 공통 모드 제...2025.01.29