
총 33개
-
전자회로실험 과탑 A+ 예비 보고서 (실험 20 차동 증폭기 기초 실험)2025.01.291. 정전류원 회로 정전류원 회로는 일정한 전류를 제공하는 회로로, 주로 전류 제어 및 안정적인 전류 공급이 요구되는 응용에서 사용된다. 첨부된 그림의 정전류원 회로는 MOSFET 소자 M_4와 M_3를 사용한 구조로 구성되어 있다. 이 회로는 MOSFET의 전류 제어 특성과 전류 거울 원리를 사용하여 기준 전류를 설정하고, 이를 기반으로 일정한 부하 전류를 제공하는 정전류원이다. 2. 차동 증폭기 회로 차동 증폭기는 두 입력 신호의 차이를 증폭하는 회로로, 높은 입력 저항과 낮은 출력 저항을 가지며 잡음 제거와 신호 증폭에서 중요...2025.01.29
-
가산기, 감산기 예비보고서2025.04.271. OP-AMP 증폭실험 이 실험의 목적은 OP-AMP 회로의 기본 동작 원리를 이론적으로 해석하고, 기본 회로의 동작을 이해하는 것입니다. 이를 바탕으로 실험 회로를 구성하고 실험 결과를 통해 이론에서 해석했던 내용을 확인하는 것입니다. 2. 연산 증폭기의 기초 이론 연산 증폭기는 고 이득 전압증폭기이며, 두 개의 입력단자와 한 개의 출력단자를 갖습니다. 연산증폭기는 두 입력단자 전압간의 차이를 증폭하는 차동증폭기로 구성되어 있습니다. 연산증폭기를 사용하여 사칙연산이 가능한 회로를 구성할 수 있으므로 '연산증폭기'라고 부릅니다....2025.04.27
-
[전자공학응용실험] 차동증폭기 심화실험-결과레포트2025.04.261. 차동증폭기 차동 모드 입력 가변 저항 값은 811옴이었고, 차동 모드 전압 이득은 주파수에 따라 변화했습니다. 1kHz에서는 11.12V/V, 10kHz에서는 11.47V/V, 100kHz에서는 5.76V/V, 1MHz에서는 1.08V/V였습니다. 공통 모드 입력 가변 저항 값은 803옴이었고, 공통 모드 전압 이득은 주파수에 따라 0.16V/V에서 0.29V/V 사이였습니다. CMRR(공통 모드 제거비)는 주파수가 높아질수록 감소하여 1MHz에서는 11.41dB였습니다. 차동 쌍이 완전히 매칭되지 않아 공통 모드 전압 이득이...2025.04.26
-
[A+]건국대 전기전자기초실험1 5주차 결과보고서2025.01.151. 반전 가산 증폭기 실험을 통해 반전 가산 증폭기 회로를 구성하고, V3와 V4를 변경하며 모의실험 결과와 실제 실험 결과를 비교하였습니다. 실험 결과는 모의실험 결과와 유사하게 나타났습니다. 2. 비반전 가산 증폭기 실험을 통해 비반전 가산 증폭기 회로를 구성하고, V3와 V4를 변경하며 계산 결과, 모의실험 결과, 실제 실험 결과를 비교하였습니다. 실험 결과는 계산 결과와 모의실험 결과와 유사하게 나타났습니다. 3. 차동 증폭기 실험을 통해 차동 증폭기 회로를 구성하고, 공통전압 V3에 1V를 인가하여 출력 전압을 측정하였습...2025.01.15
-
[전자공학실험2] 차동 증폭기2025.04.271. MOSFET을 이용한 차동증폭기 실험을 통해 MOSFET을 이용한 차동증폭기의 동작 원리와 회로 특성을 확인하였다. 차동증폭기의 입력 전압에 따른 출력 전압 특성, 저항 값 변화에 따른 differential gain, common mode gain, CMRR 등을 측정하여 분석하였다. 또한 current mirror를 사용한 경우와 저항을 사용한 경우의 차동증폭기 성능을 비교하였다. 실험 결과를 통해 차동증폭기의 특성과 설계 시 고려해야 할 사항들을 이해할 수 있었다. 1. MOSFET을 이용한 차동증폭기 MOSFET을 이용...2025.04.27
-
전자회로실험 과탑 A+ 예비 보고서 (실험 21 차동 증폭기 심화 실험)2025.01.291. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하고자 한다. 주요 동작 원리는 입력 트랜지스터(M1, M2)가 차동 입력 신호를 증폭하고, 전류 거울(M3, M4)이 정전류원을 구성하며, 부하 트랜지스터(M5, M6)가 능동 부하로 작동하여 높은 출력 저항과 전압 이득을 제공한다. 이 회로는 높은 선형성과 잡음 억제 특성으로 고성능 아날로그 설계에서 필수적인 역할을 한다. 2. 공통 모드 제거비(CMRR) 차동 증폭기의 공통 모드 제...2025.01.29
-
실험 21_차동 증폭기 심화 실험 결과보고서2025.04.281. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하였다. 차동 증폭기의 공통 모드 및 차동 모드 전압 이득을 이론적으로 구하고, 이를 바탕으로 CMRR을 구한 후에 실험을 통하여 이 값들을 직접 구해보고, 이론치와 차이가 발생하는 이유를 분석하였다. 또한 차동 모드 입력 주파수를 바꾸면서 출력 전압의 크기를 측정하여 보드 선도를 그린 뒤, 차동 모드 증폭기의 주파수 특성을 파악하였다. 2. 능동 부하 트랜지스터를 이용한 능동 부하의 경...2025.04.28
-
전자공학응용실험 ch20 차동증폭기 기초실험 예비레포트2025.05.051. 차동 증폭기 기초 실험 차동 증폭 회로는 출력이 단일한 단일 증폭 회로에 비하여 노이즈와 간섭에 의한 영향이 적고, 바이패스 및 커플링 커패시터를 사용하지 않고도 증폭 회로를 바이어싱 하거나 다단 증폭기의 각 단을 용이하게 커플링 할 수 있으므로, 집적회로의 제작 공정이 좀 더 용이하여 널리 사용되고 있다. 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작을 위한 기본 조건을 살펴보고 기본적인 측정을 통하여 검증하고자 한다. 이를 토대로 부하 저항을 연결한 MOSFET 차동 증폭 회로를 구성하여 확인하고, 특성을 분석한다. ...2025.05.05
-
실험 20_차동 증폭기 기초 실험 예비보고서2025.04.281. 차동 증폭기 기초 실험 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작을 위한 기본 조건을 살펴보고 기본적인 측정을 통하여 검증하고자 한다. 이를 토대로 부하 저항을 연결한 MOSFET 차동 증폭 회로를 구성하여 확인하고, 특성을 분석한다. 2. 전류 거울 능동 부하와 전류 거울은 집적회로를 설계할 때 일정한 전류원이 가장 기본적인 요소가 되는데, 전류원이 필요한 곳마다 저항을 사용하여 회로를 설계하면 신뢰성이 저항의 정확도에 따라 결정된다. 따라서 수동 부하 저항을 사용하여 집적회로를 설계하기보다는 능동 부하 회로를 이용...2025.04.28
-
연산증폭기 예비보고서(고찰포함)A+2025.01.131. 연산증폭기 연산증폭기는 덧셈, 뺄셈, 곱셈, 나눗셈, 미분, 적분 등의 수학적 연산 기능을 수행할 수 있는 전압 이득이 매우 큰 증폭기입니다. 연산증폭기는 5개의 단자로 구성되어 있으며, 양의 전압과 음의 전압을 받아들여 출력값을 만들어냅니다. 연산증폭기는 두 입력 전압의 차이를 증폭하여 출력 전압을 생성합니다. 반전 증폭기와 비반전 증폭기는 연산증폭기의 대표적인 회로 구성 방식입니다. 2. 반전 증폭기 반전 증폭기는 연산증폭기의 두 입력 단자로 들어가는 전류가 0A이고, 두 입력 단자 사이의 전압차도 0V입니다. 따라서 저항...2025.01.13