
총 33개
-
전자회로 A+ 실습과제 한양대 에리카2025.01.221. RC Filters RC 필터 회로를 설계하고 주파수 특성을 분석하였습니다. Low-pass 필터와 High-pass 필터의 동작 원리를 이해하고, 수식을 통해 cut-off 주파수를 계산하였습니다. 또한 Bode plot을 그리고 AC 시뮬레이션을 수행하여 주파수 특성을 확인하였습니다. Transient 시뮬레이션을 통해 입력 신호에 따른 출력 파형을 분석하였습니다. 2. Common-source amplifier 1 Common-source 증폭기 회로를 설계하였습니다. 원하는 이득을 얻도록 트랜지스터 사이즈와 저항값을 결...2025.01.22
-
연산 증폭기와 그 응용2025.05.011. 이상적인 연산 증폭기 이상적인 연산 증폭기를 가정했을 때, 전류 측면에서는 연산증폭기 내부 저항이 무한대이므로 흘러들어가는 전류가 없다. 전압 측면에서는 offset 전압이 0이 되어 두 입력 단자의 전압이 동일하다. 따라서 출력은 V0=A(v1-v2)로 표현되며, 증폭률 A가 무한대이므로 v1=v2가 된다. 2. 가상 단락과 가상 접지 가상 단락은 두 입력 단자 사이의 전압이 0에 가까워 단락된 것처럼 보이지만, 실제로는 두 단자의 전류가 0인 특성을 말한다. 가상 접지는 반전 증폭기 구성에서 + 입력 단자가 접지와 연결되어...2025.05.01
-
[전자공학실험2] 차동 증폭기2025.04.271. MOSFET을 이용한 차동증폭기 실험을 통해 MOSFET을 이용한 차동증폭기의 동작 원리와 회로 특성을 확인하였다. 차동증폭기의 입력 전압에 따른 출력 전압 특성, 저항 값 변화에 따른 differential gain, common mode gain, CMRR 등을 측정하여 분석하였다. 또한 current mirror를 사용한 경우와 저항을 사용한 경우의 차동증폭기 성능을 비교하였다. 실험 결과를 통해 차동증폭기의 특성과 설계 시 고려해야 할 사항들을 이해할 수 있었다. 1. MOSFET을 이용한 차동증폭기 MOSFET을 이용...2025.04.27
-
[전자공학응용실험]12주차_8차실험_실험 20 차동 증폭기 기초 실험_예비레포트_A+2025.01.291. MOSFET 차동 증폭기 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작을 위한 기본 조건을 살펴보고 기본적인 측정을 통해 검증하고자 합니다. 또한 부하 저항을 연결한 MOSFET 차동 증폭 회로를 구성하여 특성을 분석합니다. 차동 증폭기는 집적회로 설계에서 중요한 기본 회로 중 하나로, 능동 부하와 전류 거울 회로를 이용하여 설계할 수 있습니다. 1. MOSFET 차동 증폭기 MOSFET 차동 증폭기는 전자 회로 설계에서 매우 중요한 역할을 합니다. 이 회로는 두 개의 MOSFET 트랜지스터를 사용하여 입력 신호를 증폭하...2025.01.29
-
A+받은 차동증폭기 예비레포트2025.05.101. 차동 증폭기 차동 증폭기는 두 개의 입력을 가진 두 개의 트랜지스터와 두 개의 출력을 가지고, 좌우 대칭이며, 동일한 특성을 갖는 소자를 사용한다. 에미터 저항과 콜렉터 저항은 공통이며, 출력신호는 두 입력신호의 차이에 비례한다. 차동 증폭기는 공통 모드와 차동 모드로 동작할 수 있으며, 공통 모드에서는 출력이 0이 되고 차동 모드에서는 두 입력신호의 차이를 증폭한다. 단일 입력을 갖는 차동 증폭기와 차동 모드 입력을 갖는 차동 증폭기에 대해 설명하고 있다. 2. 차동 증폭기 실험 실험 1에서는 단일 입력을 갖는 차동 증폭기 ...2025.05.10
-
비교기 예비보고서2025.04.271. 연산 증폭기의 기본 동작 원리 연산 증폭기는 고 이득 전압증폭기로, 두 개의 입력단자와 한 개의 출력단자를 가지고 있다. 연산 증폭기는 두 입력단자 전압 간의 차이를 증폭하는 차동증폭기로 구성되어 있다. 연산 증폭기를 사용하면 사칙연산이 가능한 회로를 구성할 수 있으므로 '연산 증폭기'라고 부른다. 또한 연산 증폭기를 사용하여 미분기 및 적분기를 구현할 수 있다. 연산 증폭기는 일반적으로 +Vcc 및 -Vcc의 두 개의 전원이 필요하지만, 단일 전원만을 요구하는 연산 증폭기도 상용화되어 있다. 2. 이상적인 연산 증폭기의 특성...2025.04.27
-
실험 21_차동 증폭기 심화 실험 예비보고서2025.04.281. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하고자 한다. 차동 증폭기는 공통 모드 제거비(CMRR)가 중요한 특성이며, 이를 위해 부하 저항과 트랜지스터의 매칭이 중요하다. 능동 부하를 사용하면 저항 부하에 비해 공정 변화에 강하고 추가 비용이 들지 않는 장점이 있다. 2. 공통 모드 제거비(CMRR) 공통 모드 제거비(CMRR)는 차동 증폭기의 중요한 특성으로, 차동 입력과 공통 모드 입력에 대한 이득 비율을 나타낸다. CMRR...2025.04.28
-
전자회로실험 과탑 A+ 결과 보고서 (실험 20 차동 증폭기 기초 실험)2025.01.291. 정전류원 회로 정전류원 회로는 일정한 전류를 제공하는 회로로, 주로 전류 제어 및 안정적인 전류 공급이 요구되는 응용에서 사용된다. 이 회로는 MOSFET의 전류 제어 특성과 전류 거울 원리를 사용하여 기준 전류를 설정하고, 이를 기반으로 일정한 부하 전류를 제공한다. 2. 차동 증폭기 회로 차동 증폭기는 두 입력 신호의 차이를 증폭하는 회로로, 높은 입력 저항과 낮은 출력 저항을 가지며 잡음 제거와 신호 증폭에서 중요한 역할을 한다. 이 회로는 입력 신호의 차이를 증폭하고 공통 모드 신호를 억제하여 신호 품질을 향상시킨다. ...2025.01.29
-
연산증폭기 예비보고서(고찰포함)A+2025.01.131. 연산증폭기 연산증폭기는 덧셈, 뺄셈, 곱셈, 나눗셈, 미분, 적분 등의 수학적 연산 기능을 수행할 수 있는 전압 이득이 매우 큰 증폭기입니다. 연산증폭기는 5개의 단자로 구성되어 있으며, 양의 전압과 음의 전압을 받아들여 출력값을 만들어냅니다. 연산증폭기는 두 입력 전압의 차이를 증폭하여 출력 전압을 생성합니다. 반전 증폭기와 비반전 증폭기는 연산증폭기의 대표적인 회로 구성 방식입니다. 2. 반전 증폭기 반전 증폭기는 연산증폭기의 두 입력 단자로 들어가는 전류가 0A이고, 두 입력 단자 사이의 전압차도 0V입니다. 따라서 저항...2025.01.13
-
[전자공학응용실험] 차동증폭기 기초 실험-예비레포트2025.04.261. 차동 증폭기 기초 실험 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작을 위한 기본 조건을 살펴보고 기본적인 측정을 통하여 검증하고자 한다. 이를 토대로 부하 저항을 연결한 MOSFET 차동 증폭 회로를 구성하여 확인하고 특성을 분석한다. 2. 능동 부하와 전류 거울 집적회로를 설계할 때 일정한 전류원이 가장 기본적인 요소가 되는데, 전류원이 필요한 곳마다 저항을 사용하여 회로를 설계하면 신뢰성이 저항의 정확도에 따라 결정된다. 따라서 수동 부하 저항을 사용하여 집적회로를 설계하기보다는 능동 부하 회로를 이용하는 것이 좋다...2025.04.26