
총 92개
-
심전도 (ECG) 필터 설계2025.04.291. 계측증폭기 설계 계측증폭기는 세 개의 op-amp를 사용하여 설계되었습니다. 입력 신호를 약 100배 증폭하기 위해 저항 값을 조정하였습니다. 2. 협대역차단필터 설계 협대역차단필터는 op-amp를 이용하여 설계되었습니다. 60Hz 주파수 대역을 잘 차단하는 것을 확인할 수 있었습니다. 3. 대역통과필터 설계 대역통과필터는 저역통과필터와 고역통과필터가 혼합된 형태로 설계되었습니다. 0.5Hz~100Hz 대역의 심전도 신호를 통과시키도록 설계하였습니다. 4. PSPICE 해석 및 검증 PSPICE 시뮬레이션 결과, 60Hz 잡음...2025.04.29
-
MOSFET 기본 특성 및 MOSFET 바이어스 회로 실험 결과 보고서2025.01.291. MOSFET 기본 특성 실험 9에서 NMOS의 문턱 전압이 양수이고 PMOS의 문턱 전압이 음수인 이유를 설명하였습니다. NMOS는 소스와 드레인을 n-type을 사용하고 전류를 흐르게 하는 carrier가 전자이므로 채널에 전류가 흐르려면 문턱 전압이 양수여야 합니다. PMOS에서는 소스와 드레인을 p-type을 사용하고 전류를 흐르게 하는 carrier가 hole이므로 채널에 전류가 흐르려면 NMOS의 역전압이 걸려야 하므로 PMOS의 문턱 전압은 음수여야 합니다. 따라서 NMOS를 낮은 전압 쪽에, PMOS를 높은 전압 ...2025.01.29
-
아날로그 및 디지털 회로 설계 실습 (결과) - 래치와 플립플롭2025.01.291. RS 래치 PSPICE를 사용하여 RS 래치 회로를 구현하고 동작을 확인했습니다. Clk=1일 때 S, R 입력에 따라 Q, Q'의 출력이 변화하는 것을 관찰했고, Clk=0일 때는 이전 Clk=1 상태가 유지되는 것을 확인했습니다. 실험 결과는 이론적인 동작과 일치했습니다. 2. RS 플립플롭 RS 래치 회로에 TTL 7400, 7404 소자를 추가하여 RS 플립플롭을 구현하려 했습니다. 하지만 전체 회로를 연결했을 때는 정상 동작하지 않았습니다. 다만 RS 래치 부분과 그 이전 회로 부분은 각각 정상 동작했기 때문에 회로 ...2025.01.29
-
중앙대학교 전자회로설계실습 예비7. Common Emitter Amplifier의 주파수 특성 A+2025.01.271. Common Emitter Amplifier의 주파수 특성 이 실습에서는 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성을 분석하였습니다. Rsig = 50Ω, RL = 5kΩ, VCC = 12V인 경우, β = 100인 BJT를 사용하여 Rin이 kΩ 단위이고 amplifier gain(υo/υin)이 100 V/V인 증폭기를 설계하였습니다. 입력 신호로 100 kHz, 20 mVpp 사인파를 사용하였으며, PSPICE 시뮬레이션을 통해 회로의 전압, 전류 및 출력 파형을 분석하였습니다...2025.01.27
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 8. MOSFET Current Mirror 설계2025.04.301. 단일 Current Mirror 설계 설계실습 8. MOSFET Current Mirror 설계 목적: N-Type MOSFET을 이용하여 특정 Reference 전류가 흐를 수 있는 단일 Current Mirror와 Cascode Current Mirror를 설계 및 측정하여, Current Mirror를 이용한 전류원의 전기적 특성을 이해한다. 단일 Current Mirror 설계에서는 2N7000 MOSFET을 이용하여 Vcc=VDD=10V, IREF=10mA인 전류원을 설계하고, PSPICE 시뮬레이션을 통해 전압, 전...2025.04.30
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 결과보고서 2. Op Amp의 특성측정 방법 및 Integrator 설계2025.04.301. Op Amp의 특성 측정 Op Amp의 두 입력단자에 ground를 연결하고 출력파형을 관찰하였고 Offset Voltage가 증폭되어 나온 출력 -12.5V를 확인했다. Op Amp에 공급하는 전압 이상으로 증폭할 수 없으므로 출력이 Saturation되는 결과가 나타났다. 2. Integrator 설계 R = =1 kΩ, C = 0.47 F의 Integrator를 설계하고, input pulse로 2V, 250Hz의 사각파를 인가하고 2ms 뒤의 출력파형을 관찰하였다. PSPICE 시뮬레이션 결과와는 출력전압의 크기에서 차...2025.04.30
-
[기초전자실험 with pspice] 01 저항 결과보고서 <작성자 학점 A+>2025.04.281. 저항 실험 실험에 사용한 장비 및 부품은 파워 서플라이, 멀티미터, 고정 저항 6개(1KΩ, 4.7KΩ, 15KΩ, 33KΩ, 100KΩ, 470KΩ), 가변 저항 1개(3KΩ)였다. 고정 저항의 저항값을 측정한 결과, 이론적인 1%의 오차 범위를 넘는 저항들이 있었다. 이는 저항 제조 과정에서 발생한 손상으로 인한 것으로 추정된다. 가변 저항 측정 실험에서도 오차가 발생했는데, 이는 멀티미터의 오차와 측정 시 손이 프로브에 닿은 것이 원인으로 보인다. 실험을 통해 저항의 컬러코드 읽는 법을 익힐 수 있었다. 1. 저항 실험 ...2025.04.28
-
[기초전자실험 with pspice] 14 인덕터 예비보고서 <작성자 학점 A+>2025.04.281. 인덕터 인덕터의 종류와 특성을 배우고, 인덕터의 직렬 및 병렬연결 특성을 실험할 수 있다. 또한, 주파수 및 인덕터 용량에 따른 유도성 리액턴스의 변화를 실험할 수 있다. 인덕터는 코일이라고도 하며, 구리선과 같은 도선을 나선 모양으로 감아서 만든다. 코일에 교류전류가 흐르면 자계가 생기며 자계는 전류의 변화에 비례한다. 자계에 의해 전류 흐름을 방해하는 유도전압이 생기며, 이 유도전압은 전류 흐름을 방해하므로 '역기전력'이라고도 한다. 즉, 인덕터는 자계 및 유도전압의 형태로 에너지를 저장하는 소자로 볼 수 있다. 인덕터가 ...2025.04.28
-
중앙대학교 전기회로 설계실습 결과보고서 8. 인덕터 및 RL회로의 과도응답 (Transient Response)2025.04.291. 인덕터 이번 실험을 통해 인덕터의 기능과 time constant τ의 의미 등 전공 공부를 통해 배웠던 내용들을 다시 확인할 수 있었다. 오실로스코프를 이용해 Function Generator의 출력 전압 파형과 저항 전압파형, 인덕터의 전압파형을 확인한 결과 저항전압파형과 인덕터의 전압파형의 합이 Function Generator의 출력임을 알 수 있었다. Time constant τ를 측정한 결과 9.4 [㎲]로 이론값 9.52 [㎲]와 1.26%의 오차율을 보였다. PSpice 시뮬레이션을 통해 측정한 결과 9.52 [...2025.04.29
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 6. 위상 제어 루프(PLL)2025.04.291. 위상 제어 루프(PLL) 위상 제어 루프는 위상 검출기(Phase Detector), 루프 필터(Loop Filter), 전압 제어 발진기(Voltage Controlled Oscillator)로 이루어져 있습니다. 전압 제어 발전기의 출력 위상을 입력 신호의 위상과 비교하여 두 입력의 위상 차이를 가지고 전압 제어 발진기를 제어하는 피드백 시스템입니다. 위상 제어 루프는 위상을 조절할 수 있다는 특징이 있으므로 주로 통신 분야에서 사용됩니다. 2. 위상 검출기 위상 검출기(Phase Detector)는 발진기의 입력과 출력 ...2025.04.29