
총 27개
-
전자공학실험 4장 BJT 기본 특성 A+ 결과보고서2025.01.151. 바이폴라 접합 트랜지스터(BJT) 바이폴라 접합 트랜지스터(BJT)는 N형과 P형 반도체를 샌드위치 모양으로 접합한 구조로, 이미터, 베이스, 컬렉터라고 하는 3개의 단자로 구성된다. 베이스 단자의 전류가 컬렉터 단자의 전류나 이미터 단자의 전류에서 증폭되는 특성을 가지므로, 증폭기로 사용될 수 있다. 2. BJT의 기본 특성 실험 이 실험에서는 BJT의 기본적인 동작 원리를 살펴보고, 전류-전압 특성 및 동작 영역을 실험을 통하여 확인한다. 또한 BJT의 전류 증폭도 및 출력 저항을 측정을 통해 확인한다. 3. BJT의 동작...2025.01.15
-
전자공학실험 22장 연산 증폭기 특성 A+ 결과보고서2025.01.151. 연산 증폭기의 특성 연산 증폭기는 아날로그 회로에서 가장 널리 사용되는 회로이다. 일반적인 연산 증폭기는 차동 입력을 받아서 단일 출력을 내보낸다. 이 실험에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항, 대역폭, 옵셋 전압, 슬루율 등 기본적인 성능 파라미터들을 익히고 실험을 통해서 측정하여, 이를 바탕으로 연산 증폭기를 이용한 응용 회로를 설계할 수 있는 능력을 배양하고자 한다. 2. 입력-출력 스윙 측정 공통 모드 입력 전압의 크기를 2.5V, 주파수를 10kHz로 고정하고 입력 전압의 크기를 10~40mV로 변...2025.01.15
-
[A+보장]한양대에리카A+맞은 레포트,회로이론응용및실험,Active Filter2025.01.151. 이상적 OP Amp OP amp는 연산 증폭기라고도 하며, 트랜지스터들로 구성된 차동 선형 증폭기입니다. OP amp는 적분, 가산, 미분과 같은 수학적인 연산을 회로에 적용할 수 있으며, 생활속에서는 오디오 증폭기, 비디오 등에 많이 사용되고 있습니다. 이상적인 OP amp의 특성은 전압 이득이 무한대이고, 입력 저항이 무한대, 출력 저항이 0입니다. 2. 실제(real) OP Amp 실제로 실험에서 사용하는 OP amp의 특성과 이상적인 OPamp의 특성은 다른 부분이 있지만, 비슷한 특성을 가지고 있습니다. 실제 OP a...2025.01.15
-
전류원 및 전류 거울을 이용한 능동 부하 회로 구현2025.01.291. 전류원 전류원은 회로에 일정한 전류를 공급하는 역할을 한다. MOSFET 기반 전류원은 일반적으로 포화 영역에서 작동하며, 입력 전압의 변화와 관계없이 일정한 전류를 유지할 수 있다. 전류원 회로에서는 기준 저항 R_REF를 통해 기준 전류를 설정하고, 이 값이 MOSFET을 통해 고정된 전류로 공급된다. 2. 전류 거울 전류 거울은 하나의 기준 전류를 복사하여 다른 부분에 동일한 전류를 전달하는 역할을 한다. 전류 거울은 주로 두 개의 MOSFET으로 구성되며, 첫 번째 MOSFET에 흐르는 기준 전류 I_REF를 두 번째 ...2025.01.29
-
중앙대 전자회로설계실습 결과보고서82025.01.121. 단일 Current Mirror 구현 및 측정 단일 Current Mirror 회로를 구현하고 측정한 결과를 분석하였습니다. 설계한 대로 회로를 구현하고 전압을 측정하고 전류값을 계산한 결과 대부분 작은 오차를 보였습니다. 설계실습계획서에서 설계한 회로에 비해 실제로 구현한 회로에서는 channel length modulation에 의해 약간의 오차가 발생하는 것을 확인할 수 있었습니다. 2. Cascode Current Mirror 구현 및 측정 Cascode Current Mirror 회로를 구현하고 측정한 결과를 분석하였...2025.01.12
-
캐스코드 증폭기 실험 결과 보고서2025.01.021. 캐스코드 증폭기 캐스코드 증폭기는 공통 소스 증폭기에 비해 높은 전압 이득을 얻을 수 있어 많이 사용되고 있습니다. 입력 임피던스가 상대적으로 낮은 공통 게이트 증폭기를 추가로 연결하여 전류 신호를 출력하기에 유용하지만, 출력 전압 스윙이 감소하는 단점이 있어 저전압 회로에서 사용하기 어려울 수 있습니다. 캐스코드 증폭기의 출력 저항은 트랜지스터 자체의 출력 저항에 비해 증가하지만, 실험 과정에서 저항 측정이 이루어지지 않아 정확한 비교는 어렵습니다. PSpice를 통해 구한 전압 이득과 실험 결과 간 차이는 PSpice가 모...2025.01.02
-
다단 증폭기 실험 보고서2025.01.021. 2단 증폭기 실험회로 1에서 R1, R2, R3, R4, R5, R6을 고정하고 회로를 구성한 후, 공통 소스 증폭기 2 출력의 DC 값이 6V가 되도록 하는 값을 결정했습니다. 이 경우 M1의 각 단자들의 전압(VDS, VGS, VBS) 및 전류(ID, IG, IS)를 구하고, MOSFET이 포화 영역에서 동작하는지 확인했습니다. 포화 영역에서 회로가 동작하는 경우 M1의 트랜스 컨덕턴스 값, 출력 저항 Rout을 구하여 소신호 등가회로를 그리고, 실험회로 1의 이론적인 전압 이득을 계산했습니다. 입력에 10kHz의 0.01...2025.01.02
-
전자회로실험 결과보고서 - 전류원 및 전류거울2025.01.021. 전류거울 전류 거울에서 전류 오차가 생기는 원인은 MOSFET의 문턱 전압, 이동도 등과 같은 제조 공정의 편차와 외부 환경으로 인한 것이다. 또한 채널 길이 모듈레이션, 접촉 저항, 전류 거울의 내부 임피던스, 전류 센서의 정밀도 등 다양한 요인으로 인해 전류 오차가 발생할 수 있다. 2. 전류원 전류원의 출력 저항이 낮을수록 전류의 정확도가 향상될 가능성이 높다. 전류원은 출력 저항이 커 부하 저항 대용으로 사용되는데, 공통 소오스 증폭기에 흐르는 입력 전압에 비례한 소신호 전류가 부하 저항으로 인하여 출력 전압으로 변환되...2025.01.02
-
이미터 공통 증폭기 결과보고서2025.01.021. 이미터 공통 증폭기 이번 실험에서는 이미터 접지 증폭기에서의 이미터, 베이스, 콜렉터 전압을 측정하고 이를 이용하여 트랜지스터에서 흐르는 전류의 값과 β, gm, rpi의 값을 계산할 수 있었다. 또한 입력과 출력 전압을 측정하여 입력과 출력 저항의 값을 계산할 수 있었다. 이러한 과정을 통하여 이미터 접지 증폭기의 입력 저항과 출력 저항의 개념을 잘 이해하게 된 것 같다. 출력 파형의 왜곡 현상을 관찰하여 회로가 포화상태에 도달하였는지, 차단 상태에 도달하였는지에 대하여 알아볼 수 있었다. 이번 실험에서는 그래프의 윗부분이 ...2025.01.02
-
[전자공학응용실험]5주차_4차실험_실험14 캐스코드 증폭기_결과레포트_A+2025.01.291. 캐스코드 증폭기 캐스코드 증폭기는 일반 소스 증폭기에 비해 더 큰 전압 이득과 더 높은 전력 저항을 가지는 장점이 있습니다. 하지만 두 개의 MOSFET을 사용해야 하므로 둘 다 바이어스를 해야 하는 단점이 있습니다. 따라서 전압 공급의 제한이 낮아집니다. 캐스코드 증폭기의 출력 저항은 M1 트랜지스터 자체의 출력 저항 ro1에 gm2ro2가 추가되어 증가합니다. PSpice에서는 VDD를 12V로 적용했지만 실험에서는 7V로 적용했고, RL 값도 PSpice에서는 10kΩ, 실험에서는 69.91kΩ으로 달랐기 때문에 전압 이...2025.01.29