
총 45개
-
[전자공학응용실험]3주차_2차실험_공통 소오스 증폭기_결과레포트_A+2025.01.291. 공통 소오스 증폭기 이번 실험을 통하여 공통 소오스 증폭기의 VTC와 소신호 등가회로 및 파라미터들을 알아보았으며 전압이득이 위상이 반대로 나와 (-) 부호가 붙게 된다는 것을 실험으로 알게 되었다. 실험회로 1에서 입력 전압(VGG)에 따른 출력 전압(VO)의 변화를 측정하여 공통 소오스 증폭기의 동작 영역을 확인하였고, 소신호 파라미터인 전압이득(AV), 트랜스컨덕턴스(gm), 출력 저항(ro) 등을 계산하였다. 실험회로 2에서는 입력-출력 전압 파형을 관찰하여 전압이득을 측정하였다. 실험 과정에서 전압 강하 문제로 인해 ...2025.01.29
-
[전자공학응용실험]5주차_4차실험_실험14 캐스코드 증폭기_결과레포트_A+2025.01.291. 캐스코드 증폭기 캐스코드 증폭기는 일반 소스 증폭기에 비해 더 큰 전압 이득과 더 높은 전력 저항을 가지는 장점이 있습니다. 하지만 두 개의 MOSFET을 사용해야 하므로 둘 다 바이어스를 해야 하는 단점이 있습니다. 따라서 전압 공급의 제한이 낮아집니다. 캐스코드 증폭기의 출력 저항은 M1 트랜지스터 자체의 출력 저항 ro1에 gm2ro2가 추가되어 증가합니다. PSpice에서는 VDD를 12V로 적용했지만 실험에서는 7V로 적용했고, RL 값도 PSpice에서는 10kΩ, 실험에서는 69.91kΩ으로 달랐기 때문에 전압 이...2025.01.29
-
캐스코드 증폭기 실험 결과 보고서2025.01.021. 캐스코드 증폭기 캐스코드 증폭기는 공통 소스 증폭기에 비해 높은 전압 이득을 얻을 수 있어 많이 사용되고 있습니다. 입력 임피던스가 상대적으로 낮은 공통 게이트 증폭기를 추가로 연결하여 전류 신호를 출력하기에 유용하지만, 출력 전압 스윙이 감소하는 단점이 있어 저전압 회로에서 사용하기 어려울 수 있습니다. 캐스코드 증폭기의 출력 저항은 트랜지스터 자체의 출력 저항에 비해 증가하지만, 실험 과정에서 저항 측정이 이루어지지 않아 정확한 비교는 어렵습니다. PSpice를 통해 구한 전압 이득과 실험 결과 간 차이는 PSpice가 모...2025.01.02
-
중앙대학교 전자회로설계실습 예비4. MOSFET 소자 특성 측정 A+2025.01.271. MOSFET 특성 parameter 계산 데이터시트를 이용하여 문턱전압 Vt와 전달 특성 계수 K를 구하였다. 문턱전압 Vt는 2.1V이며, 전달 특성 계수 K는 수식을 활용하여 계산한 결과 0.223 V/A^2이다. 또한 Vt=2.1V일 때 드레인 전류 Id를 계산하였고, 그 값은 45.6mA이다. 2. MOSFET 회로도 구성 및 시뮬레이션 OrCAD PSPICE를 이용하여 MOSFET 2N7000 회로도를 설계하였다. 게이트 전압 Vg를 0V에서 5V까지 0.1V 간격으로 변화시키며 Id-Vds 특성곡선을 시뮬레이션하였다...2025.01.27
-
실험 14_캐스코드 증폭기 예비 보고서2025.04.271. 캐스코드 증폭기 이 실험에서는 MOSFET을 이용한 캐스코드 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 캐스코드 증폭기는 공통 소오스 증폭기보다 높은 전압 이득을 얻을 수 있어서 널리 사용되고 있다. 이 실험에서는 캐스코드 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가 회로의 개념을 적용하여 전압 이득을 구한 후, 이를 실험에서 확인하고자 한다. 또한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서도 공부하고, 실험을 통하여 동작을 확인한다. 1. 캐스코드 증폭기 캐스코드 증폭기...2025.04.27
-
중앙대 전자회로설계실습 결과보고서82025.01.121. 단일 Current Mirror 구현 및 측정 단일 Current Mirror 회로를 구현하고 측정한 결과를 분석하였습니다. 설계한 대로 회로를 구현하고 전압을 측정하고 전류값을 계산한 결과 대부분 작은 오차를 보였습니다. 설계실습계획서에서 설계한 회로에 비해 실제로 구현한 회로에서는 channel length modulation에 의해 약간의 오차가 발생하는 것을 확인할 수 있었습니다. 2. Cascode Current Mirror 구현 및 측정 Cascode Current Mirror 회로를 구현하고 측정한 결과를 분석하였...2025.01.12
-
능동 부하가 있는 공통 소오스 증폭기2025.01.071. 공통 소오스 증폭기 공통 소오스 증폭기는 전자회로에서 널리 사용되는 증폭기 회로입니다. 이 실험에서는 능동 부하가 있는 공통 소오스 증폭기를 구현하고 분석합니다. 입력 전압 변화에 따른 출력 전압 특성, 전압 이득, 입력 저항 및 출력 저항 등을 측정하고 계산합니다. 또한 10kHz 정현파 입력에 대한 증폭기 성능을 확인합니다. 1. 공통 소오스 증폭기 공통 소오스 증폭기는 전자 회로 설계에서 매우 중요한 역할을 합니다. 이 증폭기는 두 개의 트랜지스터를 공통 소오스 구조로 연결하여 신호를 증폭하는 방식을 사용합니다. 이를 통...2025.01.07
-
[A+보장]한양대에리카A+맞은 레포트,회로이론응용및실험,Active Filter2025.01.151. 이상적 OP Amp OP amp는 연산 증폭기라고도 하며, 트랜지스터들로 구성된 차동 선형 증폭기입니다. OP amp는 적분, 가산, 미분과 같은 수학적인 연산을 회로에 적용할 수 있으며, 생활속에서는 오디오 증폭기, 비디오 등에 많이 사용되고 있습니다. 이상적인 OP amp의 특성은 전압 이득이 무한대이고, 입력 저항이 무한대, 출력 저항이 0입니다. 2. 실제(real) OP Amp 실제로 실험에서 사용하는 OP amp의 특성과 이상적인 OPamp의 특성은 다른 부분이 있지만, 비슷한 특성을 가지고 있습니다. 실제 OP a...2025.01.15
-
전자회로실험 과탑 A+ 예비 보고서 (실험 22 연산 증폭기 특성)2025.01.291. 연산 증폭기 특성 이번 실험에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항, 대역폭, 옵셋 전압, 슬루율 등 기본적인 성능 파라미터들을 익히고 실험을 통해서 측정하여, 이를 바탕으로 연산 증폭기를 이용한 응용 회로를 설계할 수 있는 능력을 배양하고자 한다. 2. 연산 증폭기의 이상적인 특성 op-amp의 이상적인 조건에서는 입력 임피던스가 무한대이므로 입력 단자로 전류가 흐르지 않고, 출력 저항이 0이어서 출력 전압이 외부 부하에 영향을 받지 않는다. 또한 op-amp의 이득이 매우 크므로 입력 전압 차이가 아주 작아...2025.01.29
-
[A+] 전자회로설계실습 8차 결과보고서2025.05.101. 단일 Current Mirror 구현 및 측정 NMOS를 이용하여 단일 Current Mirror를 직접 설계한 뒤에 DMM을 사용하여 설계한 회로의 전압, 전류, 저항 등을 측정 및 기록하였다. 단일 Current Mirror의 전류 오차는 0.6%였고, 10mA에 근접하여 저항 값을 조절하지 않아도 되었다. 측정한 결과를 통해 단일 Current Mirror의 출력 저항을 계산할 수 있었다. 2. Cascode Current Mirror 구현 및 측정 NMOS를 이용하여 Cascode Current Mirror를 직접 설계...2025.05.10